硬件技术基础课程设计 硬布线CPU设计 包含Quartus布线、代码+实验报告 CPU.rar

上传者: 44733652 | 上传时间: 2021-07-07 10:23:24 | 文件大小: 17.03MB | 文件类型: RAR
硬件技术基础课程设计 硬布线CPU设计 包含Quartus布线、代码+实验报告
实验报告目录
摘 要 3
Abstract 3
一、设计目标 3
二、具体设计 3
2.1指令设计 3
2.2指令处理步骤设计 4
2.3总体通路设计 6
2.3控制信号设计 7
2.4指令流程图 7
2.4.1 ADD指令 8
2.4.2 LW指令 9
2.4.3 SW指令 10
2.4.4 J指令 11
2.4.5 MOV指令 12
2.4.6 B指令 13
三、实验器材 13
四、具体模块实现 13
4.1 控制器实现 14
4.2 存储器实现 17
4.3 寄存器堆实现 18
4.4 ALU运算器实现 20
4.5 符号扩展的实现 21
4.6 PC+1实现 21
4.7 LED显示译码器实现 22
五、 实验数据 23
5.1 PC端(左)仿真数据 23
5.2 控制器仿真数据 23
5.3 寄存器堆两输出口仿真数据 24
六、 难点及解决方案 24
6.1 问题抛出 24
6.2 分析与解决 25
6.3 其他解决方法 27
七、 实验结果 27
八、 结论和体会 28
九、 参考文献 29

文件下载

资源详情

[{"title":"( 367 个子文件 17.03MB ) 硬件技术基础课程设计 硬布线CPU设计 包含Quartus布线、代码+实验报告 CPU.rar","children":[{"title":"~$6002093章怡沁.doc <span style='color:#111;'> 162B </span>","children":null,"spread":false},{"title":"Block5.bdf <span style='color:#111;'> 6.42KB </span>","children":null,"spread":false},{"title":"MUX_3.tdf <span style='color:#111;'> 3.22KB </span>","children":null,"spread":false},{"title":"Storage_16_16.inc <span style='color:#111;'> 1.22KB </span>","children":null,"spread":false},{"title":"MUX1.bsf <span style='color:#111;'> 2.18KB </span>","children":null,"spread":false},{"title":"......","children":null,"spread":false},{"title":"<span style='color:steelblue;'>文件过多,未全部展示</span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明