FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已验证)

上传者: hzh0608 | 上传时间: 2019-12-21 19:56:11 | 文件大小: 15KB | 文件类型: txt
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已经在Altera的CycloneIII的DE0板子上试验成功验证),所有代码均在此txt文档里面,只不过里面调用了三个rom查找表(地址宽度10bit,数据宽度10bit)只需要你自己加进去就行了(Quartus里面有这个模块)。我的板子验证时能跑到16M,系统时钟最好选高一点,我选的是150M,呵呵

文件下载

评论信息

  • 嘎啦王 :
    良莠不一,慎用
    2019-02-16
  • 大大哒 :
    果然,良莠不一,慎用
    2018-12-10
  • NUC-94210 :
    不错,可以实现的方法
    2018-05-20
  • 下辈子做滴水 :
    借鉴程序设计思路,很不错
    2016-01-23
  • zadd :
    可以的谢谢啦
    2016-01-21

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明