Fpga 对adc高速采集数据进行峰值检测,并记录所有峰值检测位置信息

上传者: Willam_qiaoqiao | 上传时间: 2023-04-14 15:54:17 | 文件大小: 3KB | 文件类型: ZIP
本模块主要是ADC采集信号波形进行峰值检测,主要是检测单音信号或者脉冲信号中的所有峰峰值信号(对噪声大信号适用性不是很好),并记录峰值点的位置; 主要是对并行数据排序处理,本例程是处理 2Gsps adc 输入到FPGA中的8路并行数据,data_1~data_8(点顺序是data_1最先出来,依次排序,data_8是一个时钟并行数据最后点), 同时寄存 比data_1之前一点数据 adc_data_first;寄存data_8之后晚一点数据adc_data_end;这样有助于data_1和data_8这两点边界检测;其中主要思想是抽取连续三点进行比较,检测三个点中中间位置数是否是峰值,如果是就对其保留输出,并记录此峰值位置(16位计数器,采集长度也是16位,这个是不固定可以更改);温馨提示本例程是连续3点检测,读者也可以进行连续5点检测,检测有效会比3位更好;此例程较为简单,本例程只是参考,提供一种思路,有不足之处多多指教~

文件下载

资源详情

[{"title":"( 2 个子文件 3KB ) Fpga 对adc高速采集数据进行峰值检测,并记录所有峰值检测位置信息","children":[{"title":"trig_par8_peak.v <span style='color:#111;'> 12.70KB </span>","children":null,"spread":false},{"title":"trig_par2_peak.v <span style='color:#111;'> 3.92KB </span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明