关于芯片和芯片设计的科普——集成电路设计人员给家人的科普
2021-11-09 14:17:47 11.15MB 关于 芯片 芯片设计 科普
1
1.0 OOB(Out of Band)信号解析 _________________________________________ 4 2.0 Link Layer ________________________________________________________ 8 3.0 Transport Layer __________________________________________________ 16 4.0 Command Layer __________________________________________________ 31 5.0 Link Power Management ___________________________________________ 38 6.0 NCQ原生指令序列 _______________________________________________ 41 SATA系列专题之一:浅析Physical Layer物理层OOB信号 SATA系列专题之二:2.0 Link layer链路层概述 SATA系列专题之二:2.1 Link layer链路层8b/10b编码解析 SATA系列专题之二:2.2 Link layer链路层加扰/解扰/CRC解析 SATA系列专题之二:2.3 Link layer链路层 Frame结构以及Primitive基元解析 SATA系列专题之三:3.0 Transport Layer传输层概述 SATA系列专题之三:3.1 Transport Layer传输层FIS结构解析 SATA系列专题之三:3.2 Transport Layer传输层FIS Retry机制解析 SATA系列专题之三:3.3 Transport Layer传输层Flow Control机制解析 SATA系列专题之三:3.4 Transport Layer传输层Error处理机制解析 SATA系列专题之四:4.0 Command Layer命令层概述 SATA系列专题之四:4.1 Command Layer命令分类详细解析 SATA系列专题之五:Link Power Management解析 SATA系列专题之六:浅析NCQ原生指令序列
2021-11-09 09:52:09 5.18MB 存储 sata
1
自动化专业科普手册
2021-11-06 15:06:16 943KB 自动化 科普
1
初始接入意味着UE 和gNB(基站)之间的序列处理,以便UE 获取上行链路同步 并获得用于无线接入通信的特定ID(C-RNTI)。用更熟悉的术语来说,这种初始接入被 称为“RACH 过程”。根据文档,术语初始接入可能意味着'下行链路同步+ RACH'。但 就我而言,初始接入通常是指RACH 过程,我为下行同步写了一个单独的页面。即使未 确定详细参数(截至2017 年4 月),NR RACH 的总体过程与LTE RACH 非常相似(基 于TR 38.804 v1.0.0 - Ref [32])。因此,如果您已经熟悉LTE RACH 过程,您将很容易 理解NR RACH 过程。如果您不熟悉LTE RACH 过程,我强烈建议您先浏览LTE RACH 页面并尝试熟悉该过程。
2021-11-04 16:52:43 1.83MB 5G 通信 随机接入
1
网络是怎么连接的,一本好书 告诉初学者网络实现原理,通俗易懂
2021-10-30 11:16:15 15.1MB 网络 科普
1
世界十大新科技科普概述.docx
2021-10-27 09:02:47 426KB 技术方案
最新科普知识竞赛题及答案.doc
2021-10-26 22:01:57 51KB
小学英语科普版五年级上册教案.doc
2021-10-20 09:08:06 214KB 文档
科普版五年级上册英语知识点.doc
2021-10-16 16:03:21 25KB 文档
网络安全知识科普题目.pdf
2021-10-11 12:00:32 915KB 技术