在高速数据采集中,高速ADC的选用和数据的存储是两个关键问题。本文介绍一种精度为12位、采样速率达25Msps的高速模数转换器AD9225,并给出其与8位RAM628512存储器的接口电路。由于存储操作的写信号线是关键所在,故给出其详细的获取方法。
2021-10-23 19:07:48 143KB 传感器与数据采集
1
包含千兆采样率ADC的系统设计会遇到许多复杂情况。面临的主要挑战包括时钟驱动、模拟输入级和高速数字接口。本文探讨了如何才能克服这些挑战,并给出了在千兆赫兹的速度下进行系统优化的方法。在讨论中,时钟设计、差分输入驱动器的设计、数字接口和布局考虑都是十分复杂的问题。本文中的参考设计将采用ADC083000/B3000。
2021-10-23 19:07:24 132KB 数据转换
1
本文将介绍如何挑选一个高速ADC
2021-10-23 19:07:02 78KB ADC CMOS 电路 文章
1
该文档对市面上的高速采集和高速回放进行了比较全面的总结分析和比对,对高速ADC和DAC常用的LVDS和jesd204协议以及功能指标(分辨率、采样率、有效位数、SFDR等)进行了说明,模拟前端的DC耦合和AC耦合进行了分析,并对高速电路的布局布线进行了说明。
1
本例程是对TI的TM4C129uart3dma的开发,可以实现中断发送以及中断接收(ti开发例程函数里是没有的)
2021-10-23 16:15:06 376KB TI TM4C129 uart3 dma
1
PDMA是完全自主知识产权的IP。PDMA的设计基于Xilinx V6 FPGA器件,支持PCIE2.0X4接口,目前已通过了大批量长时间数据传输测试。PDMA可广泛用于各类PCIE数据采集卡,存储卡等设备。PDMA可在PCIE2.0x4链路上实现读写双向450MByte/s以上的数据带宽。本IP可直接移植在Xilinx V6系列器件上,提供了详细的软硬件接口,用户可直接基于此IP进行后续开发。
2021-10-23 09:50:39 9.99MB DMA BMD Xilinx PCIE
1
DMA #多媒体应用设计Lab Session1 什么 这是“多媒体应用程序设计”课程的实验室会话/项目,它是 The ir 的一部分。 计算机科学@UGent。 该程序将模拟丢失的宏块并尽可能地隐藏它们。 跑步 Decoder_with_error_concealment.exe enc 文件输出文件错误模式方法 enc 文件:编码文件(有关如何编码视频文件,请参阅“编码”) 输出文件:yuv格式的输出(可以使用Test_environment\YUVDisplay.exe打开) 错误模式:模拟丢失宏块的错误模式 有两种错误模式:简单的和复杂的。 简单意味着丢失的块将始终拥有所有邻居。 这不再是复杂的情况。 方法:隐藏方法 多种可用 0:使用两个最近的邻居对周围块进行插值 1:使用可用的邻居对周围块进行插值 2:使用边缘检测并尝试通过绘制边缘来隐藏块 3:不进行运动估计. 块丢失
2021-10-23 09:06:06 25.29MB C++
1
三路ADC采集加串口通信,三路分别为模拟电压,内部参考电压,内部温度测量。全部基于STM32F030,K5编译
2021-10-22 18:06:24 6.64MB ADC数据采集 USART串口通信 STM32F030
1
STM32F407串口DMA接收测试工程 测试方法:PC串口工具发送10字节(固定字节数)数据,并返回数据到串口助手
2021-10-22 17:19:46 18.96MB STM32F407 串口DMA接收
1
stm32f103单片机软件触发ADC同步规则+DMA查询,同时采集电源电源
1