无线通信的MATLAB和FPGA实现_xilinx大学合作计划制定教材 第三部分 总共3个部分
2022-12-08 00:01:19 14.14MB matlabFPGA
1
无线通信的MATLAB和FPGA实现_xilinx大学合作计划制定教材 这是第一部分 总共3个部分
2022-12-07 23:58:02 29MB matlab FPGA
1
fpga嵌入式项目开发实战代码 包括各种设计实例
2022-12-07 21:34:17 45.72MB FPGA
1
STM32CubeF4 MCU固件包 STM32Cube是意法半导体的一项原始计划,旨在通过减少工作量,减少时间和降低成本来减轻开发人员的生活。 STM32Cube涵盖了整个STM32产品组合。 它包括为每个STM32系列提供的全面的嵌入式软件平台。 与此STM32产品中实现的ARM(tm)内核相对应的CMSIS模块(内核和设备)。 STM32 HAL-LL驱动程序是一个抽象层,提供了一组API,可确保在STM32产品组合中实现最大的可移植性。 为此STM32系列提供的每个评估,演示或核电路板的BSP驱动程序。 一套一致的中间件库,例如RTOS,USB,FatFS,图形,触摸感应库... 为该STM32系列提供的每块板的全套软件项目(基本示例,应用和演示)。 STM32CubeF4 MCU封装项目直接在STM32F4系列板上运行。 您可以在每个Projects / Boar
2022-12-07 21:28:12 269.82MB stm32cube-mcu-package C
1
硕士学位论文,包含IIR滤波器,FIR滤波器内容以及分布式(DA)算法及其硬件实现。
2022-12-07 19:57:41 2.68MB FPGA,DSP,滤波器,FIR
1
充分利用有限冲击响应数字滤波器(Finite Impulse Response digital filter ,FIR)系数的对称特性,借助于MATLAB语言和现场可编程门阵列(FPGA)实现了一种高效的低通滤波器。设计过程中通过简化的VHDL语言编写程序,实现了加减乘法运算,使用优化的CSD编码技术缩短了乘法器的运算时间,采用FPGA滤波器芯片和QuartusⅡ软件搭建仿真电路、用Matlab软件进行理论验证。实验结果基本符合理论值,验证了此种滤波器的实现方法简单,计算速度快,节省硬件资源,抗干扰能力强,灵活,性能优于传统的FIR滤波器。
1
为了进一步加强保密通信的安全性,提出了一种基于FPGA硬件平台的多涡卷超混沌系统。这使得加密之后的图像更具有复杂性和不确定性。而且在加密处理之前对原始图像进行了小波变换处理,它能够去噪和对图像一定程度的压缩处理。实验结果表明该方案加密效果明显,图像还原程度高,达到了设计要求。
2022-12-07 19:25:33 1.11MB 超混沌 小波变换 图像加密 FPGA
1
FPGA技术教程 ,快速上手,简单易懂 第一章 可编程逻辑器件发展历程 第二章 CPLD/FPGA概述 第三章 硬件描述语言VHDL/Verilog HDL简介 第四章 Quartus II的Verilog HDL建模与仿真
2022-12-07 14:31:51 5.71MB FPGA 
1
MSG_QUEUE_DEFAULT_VAL void MsgQueue_Int(msg_queue_t * pMsgQueue); intptr_t MsgQueue_PostMsg(msg_queue_t * pMsgQueue, const uint16_t msgId, const uintptr_t param); intptr_t MsgQueue_PostDelayedMsg(msg_queue_t * pMsgQueue, const uint16_t msgId, const uintptr_t param, const uint32_t delayMs); intptr_t MsgQueue_GetMsg(msg_queue_t * pMsgQueue, uint16_t * pMsgId, uintptr_t * pParam); intptr_t MsgQueue_RemoveMsg(msg_queue_t * pMsgQueue, const uint16_t msgId);
2022-12-07 14:24:21 2KB STM32 GD32 MCU 消息队列
1
最小开发板中,除包含必要的JTAG模块、配置芯片模块和外部时钟模块(晶体振荡器)之外,仅包含一组ADC和DAC以及外部存贮器模块fDRAM.
2022-12-07 11:02:42 295KB Xilinx XC3S500E的FPGA
1