基于FPGA的flash读写控制,包括擦除(格式化),写数据和读数据,使用Verilog HDL描述。
2021-11-02 13:55:45 6KB FPGA flash verilog
1
以FPGA为主控芯片,采用Verilog硬件描述语言实现协议内容,从而代替SPC3协议芯片,实现从站各个通信模块控制器的逻辑功能,构成一个完整的PROFIBUS-DP从站,并且给出了物理层(PHY)的详细设计过程。该技术的使用将不再受外国供货商的限制,并且降低PROFIBUS-DP总线系统的成本,具有一定的实际应用价值。
2021-11-02 13:45:17 992KB PROFIBUS-DP FPGA 从站 物理层
1
针对当前真随机数生成器(TRNG)中存在资源开销大、可移植性差的问题,设计了一种利用数字电路时钟抖动以及相位漂移工作的TRNG。TRNG以多组反相器振荡环路作为随机源,使用线性反馈移位寄存器(LFSR)实现后处理。在Xilinx Spartan3平台的测试实验中,探讨了振荡环数目、采样频率等设计参数对TRNG输出结果的随机特性的影响。测试结果表明这种基于多组振荡环结构的TRNG产生的随机序列安全可靠。由于仅使用了普通逻辑单元,使得该TRNG能快速移植到集成电路设计流程中,缩短了开发周期。
2021-11-02 10:05:39 274KB 自然科学 论文
1
出租车计价系统较多的是利用单片机进行控制,但较易被私自改装,且故障率相对较高,且不易升级;而FPGA具有高密度、可编程及有强大的软件支持等特点,所以设计的产品具有功能强、可靠性高、易于修改等特点。   本文正是基于FPGA,设计了一种出租车的计费系统,它可以直观地显示出租车行驶的里程和乘客应付的费用。
2021-11-01 15:22:39 468KB FPGA 出租车 计费系统 设计
1
用verilog编写的ITU_565解码器。数字高清CRT电视面世至今,经历了从1080i的单一格式到720P、1080P等全球格式兼容发展阶段,实现了全面兼容所有高清信号格式。数字高清视频解码电路得到全方位提升,实现了色彩丰富纯正、清晰锐利的高画质图像。 ---视频处理前端包括传统的模拟视频信号(CVBS、S-VHS和YCbCr分量视频信号)解码器和高清模拟分量视频信号(YPbPr)解码器。目前模拟视频信号和高清分量视频信号数字解码方法通常采用以下两种方式。 对模拟CVBS信号采用彩色全电视信号数字化,然后在数字域中进行Y/C分离和数字彩色解码,以获得所希望的Y、R-Y和B-Y分量数字化信号。
2021-11-01 09:59:03 3KB ITU_565_deco
1
基于FPGA的胎儿心电实时提取,何伟,陆尧胜,在胎儿心电信号的采集过程中,会受到各种干扰,如何准确提取胎儿心电具有重要意义。本文在比较和仿真了自适应滤波中最小均方算法
2021-10-31 09:23:08 584KB 信号与信息处理
1
介绍了一种基于FPGA的误码测试仪的设计原理、实现过程及调试经验。该误码测试系统使用RS485接口,具有原理简单、接口独特、功能丰富等特点,系统具有较好的可扩展性。
2021-10-30 16:45:46 247KB FPGA
1
基于FPGA的RS255,223编解码器的高速并行实现,本论文设计了C++仿真平台,并与HDL代码结果进行了对比验证。Verilog HDL 代码经过modelsim仿真验证。
2021-10-29 22:02:04 6.62MB RS编解码器
1
基于FPGA的SPI控制器
2021-10-29 20:53:10 658KB LabVIEW
1
基于FPGA的PPM可见光通信系统的仿真与实现
2021-10-29 19:33:19 241KB 研究论文
1