通过MSP430将模拟传感器数据进行差分转换,数据处理后发达到BLE4.0,无线输出,手机蓝牙接收并显示数据。
2021-11-06 11:55:18 210KB MSP430 ADC DAC BLE4.0
1
实现STM32 双通道采集ADC,利用DMA存储采集的数据,通过lcd显示
2021-11-06 09:53:52 375KB STM32 DMA 双通道ADC
1
stm32内部ADC使用非常多,这个是我平时测试经常用的模板,非常适合初学者
2021-11-06 06:08:03 1.63MB ADC
1
本例程在官方STM32F4例程的基础上,增加了使用滴答定时器对CPU搬运数据和DMA方式传送数据进行了比对,发现DMA方式传输速度快,而且在传输的过程中,CPU处于空闲状态,大大减少了CPU的负担。
2021-11-06 01:37:03 293KB STM32F4 DMA
1
STM32F407 ADC中断实现双路采集信号(非DMA模式),亲测可用采用正点原子官方库编写,另外本人专攻与历年电赛,欢迎询问代码。
2021-11-05 22:33:12 4.37MB STM32F407 ADC中断 非DMA
1
此程序是单片机串口通讯资源占用率最低,目前网络上普遍都是用ST32程序修改,没有正统GD32F103 官方库写的,特此花了一天时间写了这个程序,发啥收啥,收发都是DMA完成,工程打包,50ms周期通讯,实测10万+数据,未出现异常
1
“折叠”架构是各种串行或每级一位架构中的一种。有多种架构可以使用每位一级技术来执 行模数转换。每级一位、无误差校正机制的多级流水线式分级ADC基本上就是一个每级一位转换器。实践中,此类流水线式转换器一般使用每级1.5位方法来提供误差校正功能。
2021-11-05 21:02:58 388KB ADC 架构 折叠型
1
目前对于需要5 MSPS至10 MSPS以上采样速率的应用,流水线式分级ADC架构占优势。尽管flash(全并行)架构在上世纪80年代和90年代早期主导8位视频IC ADC市场,但现代应用中流水线式架构已大面积取代Flash ADC。也有少量采样速率高于1 GHz的高功率砷化镓(GaAs)工艺Flash转换器,但分辨率仅限于6或8位。不过,Flash转换器仍然是较高分辨率流水线式ADC的常用构建模块。
2021-11-05 21:02:58 1.47MB ADC 架构 流水线式ADC
1
介绍一些更高级的概念,包括空闲音、多位Σ-Δ、MASH、带通Σ-Δ,并提出一些示例应用。
2021-11-05 21:02:57 1.79MB ADC Σ-Δ 架构
1
计数ADC虽然不太适合高速应用,但却是高分辨率低频应用的理想之选,特别是结合使用 双斜式积分、三斜式积分、四斜式积分等技术时。
2021-11-05 21:02:57 211KB ADC 架构 计数ADC
1