FPGA 实现SATA协议 主要对OOB信号 还有CMD 信号 link信号的逻辑实现 以及协议的开发
2022-11-10 16:22:37 370KB FPGA SATA
1
在此提交中,我使用 HDL 编码器使用 (5x5) 内核实现了均值滤波器。该设计已成功综合和仿真。
2022-11-10 15:14:05 236KB matlab
1
1000M以太网UDP协议在FPGA的实现源码,测试通过
2022-11-08 15:41:59 8.31MB 1000m_ethernet fpga_udp udp_fpga实现 verilog_udp
1
参照can芯片 saj1000控制器结构,写的can控制器
2022-11-07 15:41:42 861KB CAN fpga FPGA控制器 fpga实现CAN
1
在开发过程中由于采用高级硬件编程语言→编程器件的设计实现过程,大大缩短了开发周期,增加了硬件设计的灵活性和可移植性,也避免了专用集成电路设计的高风险。采用逻辑仿真与后时序仿真相结合的验证方法,基本可以保证设计的可靠性。基于上述优点,这种开发方式在中小指集成电路开发中已得到广泛的应用。 尤其是近年来,硬件方面伴随着微电子工艺的迅速发展,编程器件的集成度正在成倍增长,越来越多的ASIC单元如微处理器、专用接口等嵌入编程器件中,使其适用范围更广。
2022-11-07 15:12:02 177KB 职场管理
1
。。。
2022-11-01 15:05:27 77KB 互联网
。。。
2022-11-01 15:05:17 190KB 互联网
。。。
2022-11-01 15:05:13 400KB 互联网
基于多项式插值的分数延时滤波器的FPGA实现
2022-10-27 22:35:54 1.14MB 基于 多项式 插值 延时
1