头歌数据结构链栈的基本操作及应用 第1关链栈的基本操作 第2关链栈的应用——括号匹配 稳过 栈既可以采用顺序存储,也可以采用链接存储来实现。本实训项目的主要目标是学习和实现链接存储的栈。
2022-05-18 13:04:50 15KB 数据结构 综合资源
头歌数据结构单链表的基本操作 第1关单链表的插入操作 第2关单链表的删除操作 第3关单链表的按照序号查找值操作 第4关单链表的按照值查找结点位序的操作 第5关单链表的逆置操作 第6关两个有序单链表的合并操作 稳过 顺序表是线性表的顺序存储结构的别称,特点是以“存储位置相邻”表示两个元素之间的前驱、后继关系。 优点:是可以随机存取表中任意一个元素。 缺点:是每作一次插入或删除操作时,平均来说必须移动表中一半元素。 常应用于主要是为查询而很少作插入和删除操作,表长变化不大的线性表。 链表是线性表的链式存储结构的别称,特点是以“指针”指示后继元素,因此线性表的元素可以存储在存储器中任意一组存储单元中。 优点:是便于进行插入和删除操作。 缺点:是不能进行随机存取,每个元素的存储位置都存放在其前驱元素的指针域中,为取得表中任意一个数据元素都必须从第一个数据元素起查询。 由于链表是一种动态分配的结构,结点的存储空间可以随用随取,并在删除结点时随时释放,以便系统资源更有效地被利用。
2022-05-18 13:04:50 371KB 数据结构
头歌平台计算机组成原理存储系统设计(HUST)1-7关答案txt版,想要用logisim打开要先把文件拓展名换成.circ。对应关卡为:第1关—汉字字库存储芯片扩展实验,第2关—MIPS寄存器文件设计,第3关—MIPS RAM设计,第4关—全相联cache设计,第5关—直接相联cache设计,第6关—4路组相连cache设计,第7关—2路组相联cache设计。
头歌计算机组成运算器设计(HUST)1-11关答案circ和txt版都有,circ文件直接用logisim打开就可以。 第1关 8位可控加减法电路设计 第2关 CLA182四位先行进位电路设计 第3关 4位快速加法器设计 第4关 16位快速加法器设计 第5关 32位快速加法器设计 第6关 5位无符号阵列乘法器设计 第7关 6位有符号补码阵列乘法器 第8关 乘法流水线设计 第9关 原码一位乘法器设计 第10关 补码一位乘法器设计 第11关 MIPS运算器设计
计算机组成原理·华中科技大学ALU实验包 头歌Logisim11关全通
2022-05-09 19:03:28 489KB 计算机组成原理实验
1
头歌《计算机原理》存储系统设计(HUST) 全通关,赶快分享给同学们吧!!!
2022-05-09 19:02:10 1.76MB 文档资料 计组 实验 logisim
直接使用,九关全通,代码包括汉字国标码转区位码实验 汉字机内码获取实验 偶校验编码设计 偶校验解码电路设计 16位海明编码电路设计 16位海明解码电路设计 海明编码流水传输实验 16位CRC并行编解码电路设计 CRC编码流水传输实验
2022-05-08 19:00:35 2.32MB 文档资料
1
计算机组成原理头歌平台上的,闯关都闯完了,不知道能不能运行,反正头歌都能过。
1
MIPS现代时序中断机制实现(HUST) 本实训项目帮助学生理解现代时序控制器中断机制的实现原理,能为采用现代时序单总线结构的MIPS CPU增加中断处理机制,可实现多个外部按键中断事件的随机处理,本实验需要完成现代时序微程序控制器的基础上完成,需要增加硬件数据通路,增加中断返回指令eret的支持,需要中断服务程序配合。 第1关MIPS指令译码器设计 第2关支持中断的微程序入口查找逻辑 第3关支持中断的微程序条件判别测试逻辑 第4关支持中断的微程序控制器设计 第5关支持中断的微程序单总线CPU设计 第6关支持中断的现代时序硬布线控制器状态机设计 第7关支持中断的现代时序硬布线控制器设计
2022-05-05 09:03:40 763KB MIPS现代时序中断机制实现 头歌
1
本实训将帮助同学们巩固对计算机中数据表示方法的理解,要求能设计汉字国标码与区位码之间的转换电路,能批量获取汉字机内码并用点阵形式进行显示。通过设计 16 位数据的海明编解码电路,16 位数据的 CRC 并行编解码电路,帮助同学们理解校验码传输过程。通过校验码流水传输实验帮助大家提前建立流水线的基本概念。 第1关汉字国标码转区位码实验 第2关汉字机内码获取实验 第3关偶校验编码设计 第4关偶校验解码电路设计 第5关16位海明编码电路设计 第6关16位海明解码电路设计 第7关海明编码流水传输实验 第8关16位CRC并行编解码电路设计 第9关CRC编码流水传输实验
2022-05-05 09:03:39 2.29MB 计算机数据表示实验(HUST) 头歌
1