matlab图片频域分析代码通用交叉验证设计 该存储库包含MATLAB脚本和示例地震数据,用于应用以下方面提出的地震消噪: Mousavi, SM, and CA Langston (2017). Automatic Noise-Removal/Signal-Removal Based on the General-Cross-Validation Thresholding in Synchrosqueezed domains, and its application on earthquake data, Geophysics.82(4), V211-V227 doi: 10.1190/geo2016-0433.1 @article{mousavi2017automatic, title={Automatic noise-removal/signal-removal based on general cross-validation thresholding in synchrosqueezed domain and its application on earthquake dat
2022-05-13 11:19:07 19.19MB 系统开源
1
可以横向或者竖向滑动的listview并且保持第一列不变
2022-05-09 13:53:31 1.24MB listview
1
局部保持投影 及其matlab代码,研究机器学习和模式识别的应该很多人想要。
2022-05-06 14:12:14 167KB matlab 开发语言
设计了一个用于13 bit 40 MS/s流水线ADC中的采样保持电路。该电路采用电容翻转结构,主运算放大器采用增益提高型折叠式共源共栅结构,以满足高速和高精度的要求。为减小与输入信号相关的非线性失真以获得良好的线性度,采用栅压自举开关。采用电源电压为3.3 V的TSMC 0.18 μm工艺对电路进行设计和仿真,仿真结果表明,在40 MHz的采样频率下,采用保持电路的SNDR达到84.8 dB,SFDR达到92 dB。
2022-05-06 10:03:21 243KB 传感器与数据采集
1
摘 要:介绍一种用于流水线ADC的采样保持电路。该电路选取电容翻转式电路结构,不仅提高整体的转换速度,而且减少因电容匹配引起的失真误差;同时使用栅压自举采样开关,有效地减少了时钟馈通和电荷注入效应;采用全差分运算放大器能有效的抑制噪声并提高整体的线性度。该采样保持电路的设计是在0. 5μm CMOS工艺下实现,电源电压为5 V,采样频率为10MHz,输入信号频率为1MHz时,输出信号无杂散动态范围( SFDR)为73. 4 dB,功耗约为20 mW。   随着通信技术、图像处理技术和多媒体技术的迅猛发展,数字信号处理中的ADC被广泛应用于各个领域,整机系统对ADC的性能提出了越来越高的要求。
1
引言 采样保持电路(S/H)是数据采集系统尤其是模数转换器(A/D)的一个重要组成部分。近几十年来无线通讯的迅速发展,使得数据的传输速率越来越快。复杂度不断提高的调制系统和电路使得模数转换器(ADC)的采样频率达到射频的数量级,与此同时,模数转换器的精度也超过12位以上。在这种高速度和高精度的要求下,采样保持电路的作用就越发显得重要,因为它可以消除模数转换器前端采样级的大部分动态错误。传统的开环采样保持电路只能达到8~10位的精度,主要由于开关的非理想特性,诸如电荷注入、时钟馈通、开关的非线性电阻等。 另一方面,高精度的闭环采样保持电路又受限于运算放大器的性能。无线通讯系统十分重视降低功
1
0  引言   流水线模数转换器(pipeline ADC)是中高精度(10~14 bit)高速(10~500 MS/s)ADC的主流实现结构,被广泛应用于通信系统、图像设备、视频处理等系统中。作为其前端最关键的模块,采样保持电路的性能直接决定了整个ADC的性能,在以上系统中对功耗的要求十分严格。本设计在实现高速高精度采样保持功能的同时,还实现了MDAC功能,这样既能降低ADC功耗又能减少芯片面积。   1  采样保持电路结构   传统流水线ADC的最前面为一级采样保持电路其后接MDAC级。采样保持电路能够较好地减小由于MDAC和子ADC之间的采样信号失配造成的孔径误差。由于采保电路位于
1
人工智能-机器学习-服务器端状态保持机制的软件系统设计与实现.pdf
2022-05-05 09:10:08 2.7MB 人工智能 机器学习 文档资料
安全技术-网络信息-水土保持监测管理信息系统研究.pdf
2022-04-30 09:00:39 4.36MB 安全 网络 文档资料
安全技术-网络信息-水土保持自动监测信息系统研究与实现.pdf
2022-04-30 09:00:39 3.51MB 安全 网络 文档资料