已验证的,很好用,具体通过状态机实现技术功能,目前是模 4 的计数器
2021-12-22 21:27:16 761B VHDL 计数器 EDA
1
VHDL语言教程,计算机编程硬件控制逻辑器件
2021-12-22 08:39:57 257KB VHDL课件
1
VHDL全名Very-High-Speed Integrated Circuit Hardware DescripTIon Language,诞生于1982年。1987年底,VHDL被IEEE和美国国防部确认为标准硬件描述语言 。自IEEE-1076(简称87版)之后,各EDA公司相继推出自己的VHDL设计环境,或宣布自己的设计工具可以和VHDL接口。1993年,IEEE对VHDL进行了修订,从更高的抽象层次和系统描述能力上扩展VHDL的内容,公布了新版本的VHDL,即IEEE标准的1076-1993版本,简称93版。VHDL和Verilog作为IEEE的工业标准硬件描述语言,得到众多EDA公司支持,在电子工程领域,已成为事实上的通用硬件描述语言。 本文为大家分享用vhdl语言编写的9秒倒计时器程序。 VHDL语言优势 (1)与其他的硬件描述语言相比,VHDL具有更强的行为描述能力,从而决定了他成为系统设计领域最佳的硬件描述语言。强大的行为描述能力是避开具体的器件结构,从逻辑行为上描述和设计大规模电子系统的重要保证。 (2)VHDL丰富的仿真语句和库函数,使得在任何大系统的设计
1
数字电路课程设计、出租车计价器、VHDL语言、分频、maxplusII,易于理解。
1
六路抢答器 实现抢答报警 违规处理的实现
2021-12-15 19:38:24 664B 抢答器
1
利用16×16的点阵,设计一个挑战反应速度的“打地鼠”游戏机。目标:地鼠比较随机的出现在点阵设置好的格子里,以按键代表锤子,击中地鼠,一旦击中,数码管计分器分数增加。按复位键重新开始游戏。
2021-12-15 19:26:13 3.88MB VHDL
1
基于 VHDL 语言设计数字频率计 较详细的讲述用VHDL语言设计数字频率计的过程,对初学者很有用!!!!!!!!!!!!!!!1
2021-12-15 14:26:01 470KB vhdl 数字 频率计
1
用VHDL语言实现3-8译码器,在不同情况下进行不同译码
2021-12-15 13:12:47 128KB VHDL 3-8译码器
1
基于Quartus II 8.0和VHDL语言的交通灯和抢答器 压缩包内容 VHDL实验3.coc 交通控制灯实验报告 VHDL实验4.doc 简易抢答器实验报告 MAX_II_EPM240_570.pdf 所用cpld开发板原理图 traffic+LED4 交通控制灯源程序 competition 简易抢答器源程序及各部分模块的仿真 (程序文件不能在中文目录下运行) 2010_07_03 沨
2021-12-14 16:03:49 2.15MB 交通灯 抢答器 论文 报告
1
该出租车计价系统是以FPGA平台为中心、以VHDL语言为基础、通过二端开关控制并实现出租车费用计价、里程计数及等待时间计时,并附有起步价可调,LED显示和复位等功能。本设计在QuartusII的软件平台下实现了主模块和译码模块,扫描模块,及跑马灯模块的引脚连接,集成度佳,可拓展空间大,有一定的应用价值。
2021-12-13 16:31:53 96KB 出租车计价系统
1