数控振荡器在数字信号处理中有着广泛的应用。本文研究并实现了基于CORDIC算法的流水线型数控振荡器。仿真和验证结果表明,该方法较之查找表法精度高,且结构简单、耗费资源少,非常易于FPGA实现。
2022-12-29 21:06:33 96KB CORDIC算法 数控振荡器 FPGA 文章
1
led密码算法verilog实现
2022-12-29 19:26:50 4KB LED 轻量级密码算法 verilog fpga
1
ISE Windows 8/10环境下运行PlanAhead图形化管脚分配工具时,闪退问题的解决办法,将资源中的rdiArgs.bat替换安装目下的同名文件。 \Xilinx\14.7\ISE_DS\PlanAhead\bin\rdiArgs.bat
2022-12-29 17:52:38 922B FPGA ISE PlanAhead 闪退
1
FPGA控制W5500进行UDP数据环回测试,FPGA使用的是cyclone4,ep4ce6f17c8,开发环境是quartus2 13.1 ,仿真软件是modelsim10.c,整个软件工程重新分配引脚和例化ram后可移植到任一FPGA平台。软件将SPI底层和上层应用分开,因此也可以用于Wiznet其它以太网芯片。
2022-12-29 16:48:01 44.95MB FPGA/CPLD W5500 Wiznet UDP
1
辉芒微(FMD)单片机开发编程IDE,版本v3.0.8,亲测可用,详细信息可以查看我发布的博客“辉芒微(FMD)单片机开发环境搭建”
2022-12-29 15:34:30 48.98MB 辉芒微 MCU FMD
1
pg054-7series-pcie 官方资料 对PCIe编程爱好者具有参考和借鉴意义。
2022-12-29 14:44:56 10.44MB fpga pcie gtx xilinx
1
信号发生器设计
2022-12-29 00:51:54 738KB 信号发生器 FPGA
1
XILINX黑金AX309UCF约束文件,要用哪个管脚直接复制,然后改信号量
2022-12-28 22:13:41 13KB FPGA
1
中科大FPGAOL平台测试文件,包括bit文件、源代码、约束文件、ISE工程文件
2022-12-28 21:02:57 8KB fpga
1
详细论述了4位RISC MCU中断系统的Verilog设计实现过程。该MCU采用PIC两级流水线结构,含4个中断源,2级优先级。最后通过整体的RISC MCU IP核对其中断系统进行完整的程序测试,完成功能与时序的仿真与验证。
2022-12-28 19:13:58 239KB 微处理器|微控制器
1