采用verilog编写,这里是 USB核心的分层视图: usb1_core     |     + - usb_phy     | |     | + - usb_tx_phy     | |     | + - usb_rx_phy     |     + - usb1_utmi_if     |     + - usb1_pl     | |     | + - usb1_pd     | |     | + - usb1_pa     | |     | + - usb1_idma     | |     | + - usb1_pe     |     + - usb1_ctrl     |     + - usb1_rom1     |     + - 2x generic_fifo_sc_a            |            + - generic_dpram
2021-11-18 21:08:34 83KB USB verilo
1
在利用FFT IP核进行FFT算法实现的同时,对仿真结果做了全面分析,由于IP核的可塑性很强,增加了芯片的灵活性。使用Altera FFT的IP Core大大减少了产品的开发时间,Altera还可进一步实现加窗功能,甚至DDC部分(单端信号向I/Q转换)整合到其FFT处理器模块中,能进一层次简化开发的流程,在今后实际工程应用中高效利用。
2021-11-18 17:33:04 333KB FPGA
1
本文从工程应用出发,根据PPM的基本原理和数学模型,对PPM调制解调系统进行了设计,并用Verilog HDL语言在Quartus上完成了系统仿真。
2021-11-18 16:53:15 318KB FPGA
1
针对某恒温箱控制系统中存在的非线性、时变等特点,结合传统PID与现代模糊控制理论,以EP1C12型FP-GA为核心控制器,采用模块化思想,设计并实现温度模糊自适应PID控制。实际运行结果表明,采用该方法可明显改善控制效果,在简化设计的同时,也可提高系统的运算速度和可靠性。
1
对FPGA和曼彻斯特编码相关原理进行概述,尤其是航空数据总线MIL-STD-1553B。其次是对其系统组成的介绍,本次设计主要包括两大部分,并串转换器、曼彻斯特编码器。最后着重讲述该系统在quartusⅡ 软件下的运行和仿真
2021-11-17 00:12:46 1.7MB FPGA 曼彻斯特编码 曼码 毕业设计
1
基于FPGA的函数信号发生器,硬件调试成功,可调频,调幅,波形选择,实测可实现0-1mhz方波,正弦波,三角波,有详细的注释
2021-11-16 19:25:02 4.56MB DDS
1
基于FPGA的FIR数字滤波器的设计.基于FPGA的FIR数字滤波器的设计.
2021-11-16 15:33:15 147KB 模型 FPDA QuartusII
1
介绍了一种基于FPGA的视频采集与显示系统的设计。系统以FPGA为核心,配合高分辨率CCD图像传感器、ADC模数转换、视频编码器等,实现了高清视频实时采集与显示。详细阐述了色彩插值与色彩空间转换算法和BURST传输的FPGA硬件实现。测试表明,该系统运行良好,能够满足高清视频实时监控要求。
2021-11-16 15:02:35 229KB FPGA
1
结合短波通信的原理,介绍了短波多径传输延时效应,提出了一种全新的信号延时模拟 方法,该方法基于FPGA和FIFO,测试结果表明其能满足设计要求。
2021-11-16 14:21:21 449KB 多径延时 短波信道模拟器 FPGA FIFO
1
摘要 介绍了LVDS技术的原理,对LVDS接口在高速数据传输系统中的应用做了简要的分析,着重介绍了基于FPGA的LVDS_TX模块的应用,并通过其在DAC系统中的应用实验进一步说明了LVDS接口的优点。   介绍了基于FPGA的LVDS模块的应用,实现了将数据通过FPGA(Ahera StratixII EP2S90)的LVDS发送模块的传输,以640 Mbit·s-1数据率送至DAC电路。   1 LVDS技术简介   LVDS,即Low-Voltage Differential Signaling低压差分信号,是由美国国家半导体公司于1994年提出的一种信号传输模式,在满足高数据传输
2021-11-16 11:01:44 964KB 基于FPGA的LVDS接口应用
1