使用电脑显示屏显示汉字的程序代码,通过FPGA控制来实现
2021-11-28 19:04:19 9.75MB FPGA DE2 VGA 汉字
1
基于FPGA设计实现交通灯功能 使用FPGA的原理图来实现,,是基于Xinlinx公司的EP1C3T144C8,以验证成功
2021-11-28 11:20:39 532KB FPGA 交通灯
1
基于FPGA技术的数字相关器的设计与实现、电子技术,开发板制作交流
1
摘要近年来,云计算和大数据处理迅猛发展,现场可编程门阵列(field programmable gate array,FPGA)由于拥有独特的并行处理能力,已在大数据处理中得到广泛应用.而通信网络的好坏会直接影响大数据处理的性能,基于此提出一种基于IP协议的FPGA万兆可靠保序互联通信系统,基于三指针环形缓冲池以及并行序号管理实现线速万兆数据通信,利用硬件超时重传机制实现可靠数据通信.该系统与用户接口采用先进先出(first infirstout,FIFO)队列方式,接口简单;采用IP协议进行通信,使得通信协议开销较小,具有良好的系统扩展性;实际传输速率可达9.33 Gbit/s.
2021-11-26 23:32:49 186KB fpga 万兆以太网
1
基于FPGA的COFDM无线视频传输基于FPGA的COFDM无线视频传输
2021-11-26 20:40:43 1.09MB FPGA COFDM
1
本文介绍了一种基于FPGA的DDS基本信号发生器的设计方法, 应用VHDL语言编程及QuartusII软件进行编译和波形仿真,用VHDL语言对DDS进行供能描述,方便在不同的实现方式下移植和修改参数,QuartusII软件提供了方便的编译和综合平台,大大缩短了DDS的设计和开发周期。DDS模型由相位累加器、波形存储器ROM查找表(LUT)、D/A 转换器(DAC)以及低通滤波器(LPF)构成。本设计基于DDS 原理和FPGA 技术按照顺序存储方式,把正弦波、三角波、方波、锯齿波四种波形的取样数据依次全部存储在ROM 波形表里,通过外接设备拨扭开关选择波形输出,控制波形的频率,最终将波形信息显示在LCD 液晶显示屏上。与传统的信号发生器相比,DDS信号发生器频率分辨率高、频率切换速度快、切换相位连续、可编程、全数字化易于集成等优点,因而在雷达及通信等领域具有广泛的应用前景。
2021-11-26 15:30:14 943KB FPGA
1
EtherCAT是一类比较成熟的工业以太网现场总线,专用于运动控制领域。系统通信采用主从结构,其中从站控制器ESC(EtherCAT Slave Controller)是从站模块实现EtherCAT协议数据通信的关键芯片,对从站控制芯片进行自主研究设计有助于深入了解EtherCAT总线技术,并实现工业现场总线自主化设计。依据从站控制器ESC的功能,基于FPGA设计了ESC的子功能模块FMMU(Field Memory Management Units),通过主站对从站进行逻辑写操作验证了FMMU功能模块的正确性。仿真结果表明,基于FPGA的FMMU功能模块的实现方案可行。
2021-11-26 11:21:00 664KB EtherCAT
1
设计并实现了一种基于FPGA的真随机数发生器,利用一对振荡环路之间的相位漂移和抖动以及亚稳态作为随机源,使用线性反馈移位寄存器的输出与原始序列运算作为后续处理。在Xilinx Virtex-5平台的测试实验中,探讨了振荡器数量以及采样频率等参数对随机序列的统计特性的影响。测试结果表明本设计产生的随机序列能够通过DIEHARD测试,性能满足要求。由于仅使用了普通逻辑单元,使得本设计能够迅速移植到ASIC设计,大大缩短了开发周期。
1
摘要:针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器。最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。 关键词:FPGA DA FIR滤波器 CSD数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足波器对幅度和相位特性的严格要求,避免模拟乙波器所无法克服的电压漂移、温度漂移和噪声等问题。有限冲激响应(FIR)
1
利用FPGA产生正交两路信号 也可以只产生一路信号 信号波形稳定 频率可调
2021-11-25 11:14:49 622KB FPGA verilog 信号发生器
1