一篇关于PCIE/SATA 高速协议中使用的弹性缓冲器的文章,精读!!!
2021-12-17 14:00:43 196KB 高速协议
1
本文主要介绍信号完整性在高速PCB设计中的应用,并以Hyperlynx软件作为信号完整性分析的工具。本文以一块DSP加FPGA的视频控制板的PCB设计做为例子,来阐述信号完整性在高速板设计的重要性。其中DSP和外部SDRAM的总线信号可以高达133MHz,与FPGA的PPI,SPORT接口最高可达50MHz,在这种高速板设计中四类信号完整性问题必须解决,才能减少经费和时间的浪费。运用信号完整性分析的工具Hyperlynx来进行布线前后的仿真对于保证信号完整性和缩短设计周期是非常必要的。
2021-12-16 21:17:39 470KB 信号完整性 高速pcb设计 Hyperlynx 反射
1
动车,高速铁路运输ppt模板
1
介绍了一种基于PCIE总线主模式DMA高速数据传输系统的设计。该系统利用Xilinx公司V5系列的FPGA芯片搭建了x1通道的PCIE系统。实验利用自行开发的PCIE接口板实现了单字读写及DMA读写的传输方式,并在上位机软件界面上及ChipScope中显示并验证了读写数据的正确性,经实验表明传输速率可稳定在400 MB/s左右。
2021-12-16 11:09:19 439KB PCIe
1
本设计中所采用的增量式数字PID控制算法的设计思想可以应用到有限长单位脉冲响应(FIR)滤波器和无限长单位脉冲响应(ⅡR)滤波器的FPGA设计中,并且同样可以使用流水线优化技术以提高工作速度。
2021-12-16 08:52:02 178KB FPGA PID控制器 PLD设计 文章
1
PCB设计规范,包括过孔规范、走线间距规范、信号完整性规范、高频板设计规范等等
2021-12-15 23:44:02 630KB PCB设计规范 layout规范
1
【测量仪器】LJ-V7000系列 超高速轮廓测量仪zip,【测量仪器】LJ-V7000系列 超高速轮廓测量仪
2021-12-15 20:41:57 4.95MB 综合资料
1
JESD204B-Survival-Guide应用指南中文版,看中文版更轻松些
2021-12-15 19:03:02 16MB JESD 高速串行 FPGA SDR
1
高速公路工程监理实习报告.pdf
2021-12-15 16:02:20 19KB
高速 ADC PCB 布局布线技巧pdf,在高速模拟信号链设计中,印刷电路板(PCB)布局布线需 要考虑许多选项,有些选项比其它选项更重要,有些选项 则取决于应用。最终的答案各不相同,但在所有情况下, 设计工程师都应尽量消除最佳做法的误差,而不要过分计 较布局布线的每一个细节。今天为各位推荐的这篇文章,将从裸露焊盘开始,依次讲述去耦和层电容、层耦合、分离接地,文中关于这四部分的描述及一些技巧。
2021-12-15 12:08:07 2.43MB PCB
1