Propeller Spin 为RC2014计算机设计的串行终端附加板的固件。它将 VGA 视频输出添加为 80x25 文本 (720x400@70Hz),具有 ANSI / VT-100 终端仿真和 USB 键盘输入。使用运行在 80MHz的单个 Parallax Propeller微控制器。 RC2014 巴士 USB 键盘 VGA 编程头(可选的 prop-plug 兼容) JP1和JP2可用于断开板与总线上标准 RX 和 TX 线的连接,并连接到另一个串行端口(例如连接到双串行板的辅助端口)。使用顶部焊盘分别连接 RX 和 TX 线。 USB主机驱动程序仅支持键盘,不支持其他设备,包括集线器。 编程头可以用作辅助串行输入,接收到的所有字符都在用户键入时发送到 RC2014。请注意,端口电平仅为 3.3 伏。 固件编译 固件可以使用OpenSpin编译并使用 Prop-Plug 串行适配器进行在线编程或独立编程器上传到 EEPROM。 使用以下命令编译: 更多详情、使用方法,请下载后阅读README.md文件
2022-07-08 16:06:34 346KB PropellerSpin VGA 微控制器
1
此板条箱在 STM32F407 微控制器上提供 800x600 60fps 图形。细心的读者会注意到 STM32F407 没有视频硬件,也没有足够的 RAM 来保存 800x600 彩色图像。那么如何m4vga从中获得高分辨率彩色视频呢? 这是我的 C++ 库的重写m4vgalib,加上我 的演示集的m4vgalib端口。它仍在进行中。(如果您好奇,请参阅我在端口上的注释。) (最近,一些演示还为另一个没有视频硬件的平台编译:WebAssembly。) 为什么这很有趣 主要是因为真的很难。我每个像素有四个 CPU 周期可以使用,任何时间变化都会破坏显示。 演示 演示main文件位于m4demos/src/bin中,尽管一些演示的核心实现已迁移到fx 目录。 conway:全屏康威的生命游戏,每秒 60 帧——即每秒 2880 万个单元更新,每次更新的预算为 5 个周期(不包括视频生成)。 hires_text:80x37 文本模式。每个字符都有可调整的前景色和背景色。这看起来很无聊,但在技术上很有趣。 更多详情、使用方法,请下载后阅读README.md文件
2022-07-08 16:06:32 1.13MB rust
基于EP4CE6E22C8芯片设计一款弹弹球游戏,包括字幕模块,状态机,颜色显示和球动弹等模块,属于课程设计。
2022-06-29 19:46:44 9.52MB fpga
1
FPGA_2020_摩斯发报机.rar
2022-06-29 11:10:27 20.24MB verilog VGA PS2
1
FPGA:使用 VGA 进行图形输出的简单迷宫游戏 概述 利用 Nexy3 Spartan-6 FPGA 板 使用 VGA 进行输出。 包括控制台应用程序,用于将图像转换为合成器使用的 8 位 ROM Verilog 文件 FPGA 上的方向按钮用于移动 效果展示: https://github.com/ThePedestrian/FPGA-Simple-Maze-Game-Using-VGA-Output/blob/master/DOC/screenshots/3.jpg 更多详情、使用方法,请下载后阅读README.md文件
2022-06-25 09:05:56 5.94MB shell
VGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延长传输方案原理图+PCBVGA延
2022-06-17 09:09:24 68KB VGA延长传输方案原理图+PCB
能够读取VGA 128 BYTE DDC,HDMI 256 BYTE EDID,真正能够读取HDMI 256字节EDID工具,PC端读DDC工具
2022-06-16 16:20:29 290KB HDMI EDID VGA EDID READ
1
利用FPGA控制VGA输出在CRT显示器上实现乒乓球游戏,工程在\project文件夹里面;源文件和管脚分配在\rtl文件夹里面;下载文件在\download文件夹里面,.mcs为PROM模式下载文件,.bit为JTAG调试下载文件。在xilinx xc3s400调试通过
2022-06-11 09:40:11 998KB FPGA VGA 乒乓球 verilog
1
使用Verilog实现的VGA转HDMI,使用0V7725摄像头提供图像数据,并成功显示在HDMI接口的显示器
2022-06-10 21:00:32 7.17MB FPGA
1
基于fpga的VGA设计,有图片显示和彩条实验
2022-06-08 18:27:25 14KB vga
1