ad7606 FPGA控制程序,串口读写,verilog
2021-09-06 20:29:10 1KB ad7606 fpga
1
AD7606模块的原理图,可为硬件开发提供参考. ad7606特性   8/6/4路同步采样输入   真双极性模拟输入范围: +10V, +5V   5V单模拟电源,VoRIVE: 2.3V至5V   完全集成的数据采集解决方案   模拟输入箝位保护   具有1 MQ模拟输入阻抗的输入缓冲器   二阶抗混叠模拟滤波器   片内精密基准电压及缓冲   16位、200 kSPSADC (所有通道)   通过数字滤波器提供过采样功能   灵活的并行/串行接口   SPI/QSPI“/MICROWIRE”/DSP兼容性能   模拟输入通道提供7 kV ESD额定值   95.5dB SNR,-107dBTHD   士0.5LSBINL,+0.5LSB DNL   低功耗: 100 mW   待机模式: 25 mW   64引脚LQFP封装
2021-09-04 14:51:08 48KB AD7606 原理图
1
本实验练习使用 ADC,实验中使用的 ADC 模块型号为 AN706,最大采样率 200Khz,精度为 16 位。实验中把 AN706 的 2 路输入以波形方式在 VGA 上显示出来,我们可以用更加直观的方式 观察波形,是一个数字示波器雏形
2021-08-27 19:04:48 5.38MB fpga
1
亲自验证没有问题的。8路同步16位AD采集,高速AD很难把数据同步上传,否则完全可以扩展成16路或者32路。除非使用PCI总线模式。本人正在研究。欢迎一起讨论。
2021-08-20 16:23:18 83KB STM32F407 AD7606 高速AD AD采集
1
cyclone4 FPGA读写AD7606数据并通过VGA波形显示例程Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。 ADC 模块型号为 AN706,最大采样率 200Khz,精度为 16 位。实验中把 AN706 的 2 路输入以波形方式在 VGA 上显示出来,我们可以用更加直观的方式 观察波形,是一个数字示波器雏形。 D7606 是一款集成式 8 通道同步采样数据采集系统,片内集成输入放大器、过压保护电路、 二阶模拟抗混叠滤波器、模拟多路复用器、16 位 200 kSPS SAR ADC 和一个数字滤波器, 2.5 V 基准 电压源、基准电压缓冲以及高速串行和并行接口。 AD7606 采用+5V 单电源供电, 可以处理±10V 和±5V 真双极性输入信号, 同时所有通道均以高 达 200KSPS 的吞吐速率采样。输入钳位保护电路可以耐受最高达±16.5V 的电压。 无论以何种采样频率工作, AD7606 的模拟输入阻抗均为 1M 欧姆。它采用单电源工作方式, 具 有片内滤波和高输入阻抗, 因此无需驱动运算放大器和外部双极性电源。 AD7606 抗混叠滤波器的 3dB 截至频率为 22kHz; 当采样速率为 200kSPS 时, 它具有 40dB 抗混 叠抑制特性。灵活的数字滤波器采用引脚驱动, 可以改善信噪比(SNR), 并降低 3dB 带宽。 module top( input clk, input rst_n, input[15:0] ad7606_data, //ad7606 data input ad7606_busy, //ad7606 busy input ad7606_first_data, //ad7606 first data output[2:0] ad7606_os, //ad7606 output ad7606_cs, //ad7606 AD cs output ad7606_rd, //ad7606 AD data read output ad7606_reset, //ad7606 AD reset output ad7606_convstab, //ad7606 AD convert start //vga output output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b //vga blue ); wire video_clk; wire video_hs; wire video_vs; wire video_de; wire[7:0] video_r; wire[7:0] video_g; wire[7:0] video_b; wire grid_hs; wire grid_vs; wire
ad7606 串行通讯方式 verilog
2021-08-04 21:39:38 7KB ad7606 verilog
1
FPGA AD7606 300K 8路采集,AXI传输数据
2021-08-03 09:03:40 5KB ad7606 zynq_axi
1
例程使用的芯片是STM32F103,板子是野火的指南者,例程使用的是板载ADC和STM32F103DSP库写成的FFT的程序,已通过实测验证。具体使用参见https://blog.csdn.net/asukadesu/article/details/109087023。
2021-07-30 14:02:58 6.93MB stm32 FFT 嵌入式
1
AD7606中文数据手册,介绍详细
2021-07-30 13:48:02 886KB AD7606
1
AD7606与stm32型号和51单片机的连接程序,主要有stm32各种型号的单片机的串行与并行的连接程序,和51单片机的并行连接程序
2021-07-29 10:05:50 10.54MB AD7606 STM32 51单片机 并行连接
1