全差分运算放大器设计全差分运算放大器设计全差分运算放大器设计全差分运算放大器设计全差分运算放大器设计
2022-03-27 15:38:29 564KB 全差分运算放大器设计
1
电赛题目测量放大器设计(Proteus完美仿真)(基于C语言设计,完美仿真)
2022-03-25 11:16:46 145KB 电赛 测量放大器 Proteus C程序代码
1
描述了全数字锁相放大器的设计原理与设计方法,具有一定的参考价值。
2022-03-22 10:24:39 487KB 数字 锁相放大器
1
基于ADS的4+GHz低噪声放大器设计
2022-03-20 00:30:00 2.01MB 射频
1
含版图和版图原理图联合仿真,参考链接https://blog.csdn.net/weixin_44584198/article/details/123112605。 增益约为19db,最高效率PAE大于50%,中心频率1850Mhz。含版图联合仿真。
2022-03-17 19:51:15 2.32MB 电磁学
1
功率放大器在家电、数码产品等领域中的应用十分广泛,用户对其性能要求也越来越高。本文以AT89C51单片机作为低频功率放大器的控制核心,硬件电路设计由电压放大电路模块、滤波电路模块和功率放大模块组成。系统先将小信号进行放大,再经过数模转换处理将信号送入单片机,利用单片机控制功率放大电路,调整功率实时变化,达到低频功率放大的目的。最后对系统进行测试,结果表明,所设计的系统频率响应较好,在输出功率以及功放增益、整机效率方面均满足设计要求。
1
跨导运算放大器设计实例跨导运算放大器设计实例跨导运算放大器设计实例
2022-03-11 10:14:22 330KB 跨导运算放大器设计实例
1
低噪声放大器是信号接收前段的重要部件,它的性能决定了整体接收机系统的信噪比。本文介绍了一种基于英飞凌公司的BFP740ESD放大器设计的宽带低噪声放大器的设计过程,采用2级芯片级联放大的方法,首先通过ADS2013建模仿真,确定放大器的原理图;然后根据原理图绘制PCB版图。实物测试结果得到,在2.3~2.5 GHz的范围内增益为32 dB左右。在室温下,噪声系数低于1.5 dB,在中心频率2.4 GHz时,输入端的S11达到-20 dB,达到预期设计要求,具有良好性能。
2022-03-08 21:52:19 1.95MB 低噪声放大器; ADS; 噪声系数; 增益
1
模拟电子技术基础课程设计,音响放大器的设计
2022-03-07 18:26:12 694KB 电子混响 话筒放大器
1
D类音频放大器设计 pdf格式 有兴趣者可参考。。。
2022-03-06 12:52:07 398KB D类音频放大器设计
1