在学习和使用虚拟化技术的过程中,不免经常遇到与计算机底层硬件相关的知识,在X86中,基本都与PCIe相关。每次都只能避之不及,敬而远之。一次在无意中闯入了王齐老师的博客,看到《浅谈PCIe体系结构》系列文章,顿感天降甘霖,急我所需。拜读完该系列博文后,就买了王老师的《PCI Express体系结构导论》,全面学习下。书读的比较慢,有些章节并未细读,它让我理解了之前一直未想通的问题,学习许多想了解的底层知识,受益良多。
2020-03-28 03:11:18 65.49MB pcie
1
研华AD数据采集卡PCI-1713 高速采集例子, 因为网上不容易找到,所以发一个,希望对大家有帮助,呵呵呵 对了平台是LabWindows Cvi 8.5版本,板卡在系统的设备号是000.这个要注意
2020-03-07 03:05:40 652KB LabWindows Cvi PCI-1713
1
这是偶然间在网上找到的,是SPEC的翻译版,终于不用看英文了
2020-03-04 03:09:55 8.59MB PCI_3.0 中文版
1
PCI局部总线规范 2 文档约定 2 第1章 简介 3 规范的内容 3 规范的动机 3 PCI局部总线的应用 3 PCI局部总线的架构 4 PCI局部总线的特性和益处 5 第2章 信号定义 7 2.1 信号类型的定义 7 2.2 引脚功能分组 8 2.2.1 系统引脚 8 2.2.2 地址和数据引脚 8 2.2.3 接口控制引脚 9 2.2.4 仲裁引脚 10 2.2.5 错误报告引脚 10 2.2.6 中断引脚(可选的) 10 2.2.7 支持高速缓存的引脚(可选的) 12 2.2.8 额外的信号引脚 13 2.2.9 64位中线扩展引脚(可选的) 14 2.2.10 JTAG/边界扫描(Boundary Scan)引脚(可选的) 14 2.3 旁带信号(Sideband Signals) 15 2.4 中央资源的功能 15 第3章 总线操作 16 第6章 PCI配置空间 17 6.1概述 17 6.2配置空间的组织 17 6.3配置空间的功能 19 6.3.1 设备识别 19 6.3.2 设备控制与命令寄存器 20 6.3.3设备状态寄存器和设备状态 22 6.3.4 配置空间的其他域的功能 23 6.3.4.1 CacheLine Size 23 6.3.5 23
2020-03-04 03:01:24 329KB PCI 中文
1
超高清,带索引 官方 PCIE 4.0 规范文档。
2020-02-19 03:03:15 20.1MB pcie4. 规范 超高清
1
解决win10系统从官网下载无线网卡驱动不能安装问题 笔记本型号:P5440U 无线网卡:Realtek 8821CE dev:PCI\VEN_10EC&DEV;_C821&REV;_00
2020-02-06 03:05:09 34.76MB Realtek 8821
1
中文带目录,另外压缩包附赠PCI Express System Architecture的文档英文的,对于PCI的入门熟悉很有帮助
2020-01-22 03:05:29 69.4MB PCI
1
PCI、PCIX和PCIExpress 的原理及体系结构 马鸣锦 朱剑冰 何红旗 杜 威 编著 PCIExpress是第三代高性能IO总线,在总线结构上采取了根本性的变革,主要体 现在两个方面:一是由并行总线变为串行总线;二是采用点到点的互连。 将原并行总线结构中桥下面挂连设备的一条总线变成了一条链路,一条链路可包含 一条或多条通路,每条通路由两对差分信号线组成双单工的串行传输通道,没有专用的数 据、地址、控制和时钟线,总线上各种事务组织成信息包来传送。PCIExpress1.0支持每 条通路在每个方向上的数据传输率达2.5Gbps,每字节10位编码,这样两个方向的带宽 可达0.5GBps,整个链路的总带宽等于0.5GBps乘以所含的通路数。每条链路的通路数 可根据具体设备所需的带宽裁剪,有效通路数有7种可选,这样最高传输率可达16GBps, 大大高于目前任何一种总线,可满足当前及将来一段时期的高速设备带宽需求。由于总 线变为链路,引脚数大大减少(传统PCI总线为127个引脚),每引脚的平均带宽大幅提 升,有助于PCIExpress成本的降低
2020-01-12 03:15:09 20.38MB PCIE
1
PCI-E接口原理图及PCB文件,芯片数据手册
2020-01-11 03:05:11 1.83MB PCI-E
1
研华运动控制卡说明使用手册 PCI-1245/1265 系列,用于多轴电机运动控制
2020-01-05 00:25:11 10.64MB 研华 运动控制卡 电机 调焦机
1