上传者: xyy174510
|
上传时间: 2020-01-12 03:15:09
|
文件大小: 20.38MB
|
文件类型: pdf
PCI、PCIX和PCIExpress
的原理及体系结构
马鸣锦 朱剑冰 何红旗 杜 威 编著
PCIExpress是第三代高性能IO总线,在总线结构上采取了根本性的变革,主要体
现在两个方面:一是由并行总线变为串行总线;二是采用点到点的互连。
将原并行总线结构中桥下面挂连设备的一条总线变成了一条链路,一条链路可包含
一条或多条通路,每条通路由两对差分信号线组成双单工的串行传输通道,没有专用的数
据、地址、控制和时钟线,总线上各种事务组织成信息包来传送。PCIExpress1.0支持每
条通路在每个方向上的数据传输率达2.5Gbps,每字节10位编码,这样两个方向的带宽
可达0.5GBps,整个链路的总带宽等于0.5GBps乘以所含的通路数。每条链路的通路数
可根据具体设备所需的带宽裁剪,有效通路数有7种可选,这样最高传输率可达16GBps,
大大高于目前任何一种总线,可满足当前及将来一段时期的高速设备带宽需求。由于总
线变为链路,引脚数大大减少(传统PCI总线为127个引脚),每引脚的平均带宽大幅提
升,有助于PCIExpress成本的降低