易语言图像透视算法源码系统结构:余弦法,平行法,加权法, ======窗口程序集1 || ||------_按钮1_被单击 || ||------余弦法 || ||------平行法 || ||------加权法 || ||------_按钮2_被单击 || ||------_按钮
2024-02-24 12:23:24 39KB 易语言图像透视算法源码
1
易语言二分法求函数零点源码,二分法求函数零点,f,创建闭区间,求函数近似零点_二分法
2024-02-24 12:22:16 4KB 二分法求函数零点 创建闭区间
1
易语言MSSQL附加数据库源码 系统结构:找次要文件, ======窗口程序集1 | | | |------ __启动窗口_创建完毕 | | | |------ _按钮1_被单击 | | | |------ 找次要文件 | | | |------ _按钮4_被单击 | | | |------
2024-02-24 11:23:41 9KB 易语言MSSQL附加数据库源码
1
ZPL语言编程说明,编程示例以及ZPL语言调用打印机说明
2024-02-23 22:48:53 6.44MB
1
使用verilog语言,通过FPGA控制AT24C02C EEPROM,硬件上需要注意,根据硬件连接芯片的A2 A1 A0 电平,编写Device Address字节内容,本设计使用的是A2=0,A1=0,A0=1; 由两个小模块和一个顶层模块组成: iic.v 是iic通讯子模块,可以实现特定地址的读写功能。一次读写一个字节。 iic_ctrl.v 是上层的应用子模块,主要是使用vio控制8个字节接口,使能后配置写入到编辑好的8个地址中。(地址可以在模块里修改 范围为0xx0~0xFF,共256byte)上电时rst_置1后,从eeprom中读取这8个字节的数据。用于配置一些其他功能模块之类。可以根据使用情景自行修改。可以自己加ila看一下相关的时序控制。 TOP.v是顶层模块,外接线路只有rst复位,sys_clk系统时钟,I2C_SDA 数据线iic的,I2C_SCL 时钟线iic的。自己生成工程的时候记得添加vio作为控制输入看一下。 祝开发顺利~稍后会简单整理一下开发心得,调试过程中的注意事项。
2024-02-23 21:36:19 6KB 编程语言 fpga开发
1
易语言ANSI转UCS2源码,ANSI转UCS2,UCS2转ANSI,CoInitialize,CoUninitialize
1
易语言Ansi与Ucs2互转源码,Ansi与Ucs2互转,转换Ansi转Ucs2,转换Ucs2转Ansi,HexToInt,MultiByteToWideChar,StrToIntEx
1
易语言GDI仿QQ改变底图源码,GDI仿QQ改变底图
2024-02-23 15:59:14 171KB
1
易语言GDI三角板源码,GDI三角板,API_GetDC,SetClassLong,GetClassLong,SetWindowRgn
2024-02-23 15:56:20 107KB API_GetDC SetClassLong
1
易语言GDI设置输出前景色源码,GDI设置输出前景色,绘制文本,释放设备场景_,取设备场景_,文本绘图_,设置前景色_
2024-02-23 15:54:02 3KB 绘制文本
1