2019数学建模国赛论文的题目,可以看一下包含A-E的所有题目以及格式要求。附件详细,可以尝试做一下 ……
2021-07-02 12:04:07 13.04MB 数学建模
1
第十届蓝桥杯嵌入式组国赛当时的工程,除排序其它都实现了。
2021-07-02 09:08:23 2.64MB 嵌入式 蓝桥杯
1
开关电源并联供电、自由摆、智能小车、LC谐振放大、数字信号传输性能分析、帆板控制、简易自动电阻测试、波形采集存储
2021-06-29 08:20:51 21.79MB 电赛 国赛 方案设计分析
1
蓝桥杯比赛
2021-06-28 17:03:26 97KB 蓝桥杯 第十届国赛
1
*此代码为系统时钟配置代码。选用外部晶振XT2(4MHz), *作为FLL锁频环时钟源。利用FLL倍频,输出频率为 *DCOCLK(此处输出频率为24MHz),作为SMCLK、ACLK、 *MCLK的时钟源 切记:MSP430F5529的系统时钟频率不可超过16MHz,否则会出现bug问题。此处配置为24MHz,完全是为了学习寄存器的使用!!!
2021-06-28 12:04:37 51KB MSP430F5529 Ti 2021国赛
1
包中文件为 1.[MSP430单片机原理与应用——MSP430F5xx_6xx系列单片机入门、提高与开发(第2版)][任保宏,徐科军][电子课件] 2.电子课件配套视频 3.注:因视频太大,所以在文件包内附上视频链接,请有需要的自醒下载
2021-06-28 09:04:22 51.23MB MSP430F5529 Ti 国赛
1
序列通道多次转换,这里以8个数为一个周期,通过串口打印A0~3的8次采样电压值 串口配置P3.3 P3.4 TXD/RXD 波特率9600
2021-06-28 09:03:48 69KB MSP430F5529 Ti 2021国赛
1
本代码设置P6.0及P6.1两路AD采样,分别采输出电压及电感电流,系统开关频率为50KHz采样周期设置为5KHz。本代码选用外部晶振XT1,通过PLL倍频。ACLK、SMCLK、MCLK均选择DCOCLK为时钟源。本代码通过SCI_A0把采集到电压电流值,通过串口发送至电脑。
2021-06-28 09:03:47 85KB MSP430F5529 Ti 2021国赛
1
* 本代码主要实现了两个功能 * (1)使能P6.0口用作AD采样,且配置转换模式为单通道多次转换 * (2)配置定时器TimerB0,同时配置为增计数模式,P7.4口输出PWM波
2021-06-28 09:03:47 61KB MSP430F5529 tI 2021国赛
1
本代码选用内部参考时钟源REFO,32.768KHz。 * ACLK、SMCLK、MCLK均选择DCOCLK为时钟源 * DCOCLK配置为12MHz
2021-06-28 09:03:47 51KB MSP430F5529 ti 2021国赛
1