本套加速器高频低电平系统(LLRF)是中国ADS注入器II高频系统的原型机,其工作频率为162.5 MHz,以实现超导加速腔的幅度与相位稳定控制和谐振频率调节。该系统主要由射频前端和数字信号处理FPGA两部分组成。射频前端主要实现高频信号的上下变频和电平匹配;数字信号处理FPGA是系统的核心,主要完成射频信号幅值与相位的数字稳定控制,超导腔谐振频率控制,以及1 000 M以太网通信。在实验室环境下,对该系统进行了幅度和相位稳定度测试,相位稳定度峰峰值为±0.3°,有效值为0.09°,幅值相对稳定度峰峰值为±5×10-3,有效值为3.2×10-3,达到了设计要求。
2023-03-06 11:34:54 616KB 低电平系统
1
本课题为了满足高速、高精确度的需要,设计开发了基于FPGA和红外对管的电子数粒机。
2023-03-06 10:04:56 153KB FPGA 药片灌装系统 Atlys Spartan-6
1
基于STM32的RGB灯蓝牙键盘,主控stm32c8t6 带锂电池充放电管理 RGB灯使用WS2812 。
2023-03-06 07:23:22 2.82MB 蓝牙键盘
1
问题:windows环境下新建或编辑文本文件,保存时会在头部加上BOM。使用ftp上传到linux下,在执行时第一行即报错。以下方法可以去除BOM头,有需要的朋友可以参考下。 复制代码 代码如下:import codecsdata = open(“Test.txt”).read()if data[:3] == codecs.BOM_UTF8: data = data[3:]print data.decode(“utf-8”) 说明: 文件开始部为 0xEF 0xBB 0xBF 为BOM 您可能感兴趣的文章:python计算文本文件行数的方法Pyt
2023-03-06 01:41:37 33KB bom IN python
1
说明:该分享设计资料来自一乐电子,仅供学习参考,不可用于商业用途。 QC2.0 电源快充解决方案功能概述: 自制QC2.0车充,方案FP6600+3R33,能够成功识别5V、9V、12V快充模式,STC12C5A60S2检测总输入电压、温度与各USB输出电流电压,ADC采样,采样通道CD4052切换;温度用18B20; 0.96寸OLED屏(SSD1306),各路USB输出软件限流在3.3A,后来才想到用LM358另外一路用硬件限流;就差了外壳,还有找了 软件写的很一般,都是在网上抄的,只能作为参考,玩玩的。 附件完全开源上传了:原理图、PCB、程序、就介面原图都有。 附件内容截图: PCB板正面实物照片截图: PCB板背面: QC2.0 电源快充电路原理图截图: 做到一半的外壳: 焊接好实物图:
2023-03-06 01:31:59 751KB 电源 开源 qc2.0 电路方案
1
在FPGA上实现高效的Kyber:多项式向量的处理器
2023-03-05 23:49:18 226KB 研究论文
1
1.2 FPGA 引脚配置 2.2 再来说说 HDL 思路 2.2.1 分频部分 2.2.2 读取 ADC 转换值部分 2.2.3 增益处理和 DAC 输出波形
2023-03-05 19:43:07 590KB fpga开发
1
设计了一种基于FPGA快速进位链的时间-数字转换电路.该电路采用延迟内插技术,引入双链结构消除建立/保持时间对寄存器阵列输出结果的影响,并采用半周期平均延迟测试法,在Xilinx Virtex-4芯片上实测获得了59.19ps的分辨率.该电路采用使能控制模块将寄存器阵列输出结果的锁定时间控制在一个时钟周期内.使用FPGA Editor软件对该电路中单级延迟宏单元进行配置,并利用用户约束文件替代传统的手工布局布线,使得电路具有可移植性.此外,利用该电路对实测芯片中的CLB组合开关参数进行了测试,结果满足数据手册中提供的参数值的范围.
2023-03-05 09:30:51 1.1MB FPGA数字转换电路
1
主要介绍各种分频的设计(奇数、偶数、小数等各种分频源代码,而且还可以调节占空比。)
2023-03-04 20:06:52 315KB FPGA、VHDL、分频
1
行业产品市场行情,产品价格趋势分析,全国各类展会动态,尽在ICBuy电子网行业资讯频道。他是您把握市场行情不可多得的得力助手!
2023-03-04 14:00:22 279KB FPGA
1