用centOS 7安装cadence搭建适合IC Design的科研环境-附件资源
2023-03-11 10:52:26 23B
1
精湛的技艺 Cadence Virtuoso SKILL 编程语言的语法高亮模式。
2023-03-09 17:18:13 70KB JavaScript
1
Cadence Virtuoso详细使用教程 图文并茂 快速了解virtuoso使用
2023-03-01 09:33:24 7.76MB Cadence
1
用centOS 7安装cadence搭建适合IC Design的科研环境-附件资源
2023-02-27 11:07:12 106B
1
相对与数字集成电路的规律性和离散性,计算机辅助设计方法学在给定所需功能行为描述的数字系统设计自动化方面已经非常成功。但这并不适用于模拟电路设计。一般来说,模拟电路设计仍然需要手工进行。因此,仔细研究模拟电路的设计过程,熟悉那些提高设计效率、增加设计成功机会的原则是非常必要的。 为此,该文章以应用最为广泛的 CMOS 两级密勒补偿运算跨导放大器为例,详细介绍设计电路的详细流程。 运算放大器的设计可以分为两个较为独立的两个步骤。第一步是选择基本结构,第二步是通过所需性能参数,确定电路中的器件尺寸。 最后通过仿真软件,在特定的工艺参数下,进行电路仿真,再次确认
2023-02-26 10:58:08 3.87MB 模拟IC 二级运放OTA设计 cadence ADE仿真
1
Cadence Allegro如何正确导入PADS PCB,PCB资料各种软件之间的转换教程参考
2023-02-21 11:04:19 1.53MB cadence  PADS PCB
1
目录 概述..................................................................................... 1 1.1 Cadence 概述................................................................................1 1.2 ASIC 设计流程.............................................................................1 第一章Cadence 使用基础................................................ 5 2.1 Cadence 软件的环境设置............................................................5 2.2 Cadence 软件的启动方法........................................................... 10 2.3 库文件的管理............................................................................. 12 2.4 文件格式的转化......................................................................... 13 2.5 怎样使用在线帮助..................................................................... 13 2.6 本手册的组成............................................................................ 14 第二章Verilog-XL 的介绍............................................. 15 3. 1 环境设置................................................................................... 15 3.2 Verilog-XL 的启动...................................................................... 15 3.3 Verilog XL 的界面................................................................... 17 3.4 Verilog-XL 的使用示例.............................................................. 18 3.5 Verilog-XL 的有关帮助文件....................................................... 19 第四章 电路图设计及电路模拟........................................ 21 4.1 电路图设计工具Composer ........................................................ 21 4.1.1 设置.................................................................................. 21 4.1.2 启动.................................................................................. 22 4.1.3 用户界面及使用方法........................................................ 22 4.1.4 使用示例........................................................................... 24 4.1.5 相关在线帮助文档............................................................ 24 4.2 电路模拟工具Analog Artist ...................................................... 24 4.2.1 设置.................................................................................. 24 4.2.2 启动.................................................................................. 25 4.2.3 用户界面及使用方法........................................................ 25 4.2.5 相关在线帮助文档............................................................ 25 第五章 自动布局布线....................................................... 27 5.1 Cadence 中的自动布局布线流程................................................ 27 5.2 用AutoAbgen 进行自动布局布线库设计................................... 28 第六章版图设计及其验证.............................................. 30 6.1 版图设计大师Virtuoso Layout Editor ........................................ 30 6.1.1 设置.................................................................................. 30 6.1.2 启动.................................................................................. 30 6.1.3 用户界面及使用方法........................................................ 31 6.1.4 使用示例........................................................................... 31 6.1.5 相关在线帮助文档............................................................ 32 6.2 版图验证工具Dracula ............................................................... 32 6.2.1 Dracula 使用介绍............................................................... 32 6.2.2 相关在线帮助文档............................................................ 33 第七章 skill 语言程序设计............................................... 34 7.1 skill 语言概述............................................................................. 34 7.2 skill 语言的基本语法.................................................................. 34 7.3 Skill 语言的编程环境................................................................. 34 7.4 面向工具的skill 语言编程......................................................... 35 附录1 技术文件及显示文件示例..................................... 60 附录2 Verilog-XL 实例文件.............................................. 72 1 Test_memory.v....................................................................... 72 2 SRAM256X8.v ...................................................................... 73 3 ram_sy1s_8052 ...................................................................... 79 4 TSMC 库文件........................................................................ 84 附录3 Dracula 命令文件.................................................3
2023-02-15 11:16:46 1.22MB Cadence vhdl 原理图 pcb
1
第一章 系统简介 1.1.4 物理设计与加工数据的生成 这一环境主要完成 PCB 图的设计(包括布局、布线)和生成后继制造与加工 PCB 板所需的各 种数据文件。 1.1.5 高速 PCB 规划设计环境 在该环境中可以对 PCB 图进行信号完整性分析等高速仿真,并将分析结果传递到 Concept 和 Allegro,从不断修改和完善 PCB 图。这一工具在信号频率较高的 PCB 设计中尤为有用。 1.2 Cadence 设计流程 Cadence 的原理图与 PCB 设计流程包括 Project 的生成、库的管理、输入原理图、生成网表、仿 真分析、布局、布线和输出生产制造文档。流程如下: 1、使用 Project Manager 建立及管理 Project。 2、使用 Concept HDL 输入原理图。 3、使用 SPECCTRAQuest signal explorer (SigXP)仿真分析并完成预布局。 4、设计转换和修改管理 5、使用 Allegro/SPECCTRA 布局、布线。 6、使用 Allegro 生成生产制造文档。 下图显示了使用 Cadence PCB 设计工具创建并完成一个 PCB 设计的过程:
2023-02-10 16:59:55 2.69MB CADENCE
1
在进行大的bga PCB设计的时候,特别是fpga,经常会用到swap pin(管脚交换),文档亲测可用,希望对大家有所帮助。
2023-02-06 18:17:22 1.34MB cadence  swap pin 管脚交换
1