可配置BCH解码Verilog硬件实现,能够按照用户配置实现不同位宽下的BCH解码操作,可靠性高,能够满足不同用户的实际需求。
2021-09-21 19:19:03 3.12MB 可配置BCH解码Verilog
1
蓝牙技术硬件实现模式分析中英文翻译.rar
2021-09-16 14:01:45 24KB 外文翻译
都说stm32硬件I2C不好用宁愿用软件模拟,其实只是初始化顺序不妥造成的,只要合理初始化,就可以利用的很好,硬件I2C终归好用一些
2021-09-14 16:23:51 760KB stm32 I2C 硬件
1
DMA的verilog硬件实现,此版本为东南大学2005年版本。目测可用。 网上有很多该版本,但是不全,此次为收集齐全的版本方便大家学习研究。(没有找到文档说明,代码注释较详细)
2021-08-26 09:08:14 28KB DMA_AHB verilog 硬件实现
使用FPGA内部硬件资源实现浮点数乘法运算
2021-08-22 17:17:10 2KB FPGA 浮点数乘法
1
使用verilog语言设计实现了SHA-1算法,包含完整的设计代码和测试case
2021-08-19 09:27:14 4KB ECC数字签名硬件实现
本文介绍了伽玛校正的概念和作用,研究了伽玛校正中的指数运算在硬件中如何实现的问题,并在文中提出了一个查找表和分段折线相结合的方法,可以大大减少硬件开销。对于白平衡,本文介绍了白平衡的概念和作用,分析了灰度世界算法、完美全反射算法和正交组合算法,然后在Nakano的算法基础上提出了改进算法,并用主观评价法对以上算法进行了评估,最后介绍了基于改进算法的硬件实现方法。对于CFA插值,本文介绍了CFA插值的概念和作用,研究了经典的双线性插值算法,还有一些加入了对图像边缘进行判断的算法,比如,一阶微分边缘插值算法、二阶微分边缘插值算法和Adams-Hamilton自适应插值算法,然后对Adams-Hamilton自适应插值算法进行了一些改进,并用主观评价和PSNR客观评价相结合的方法对以上算法进行了评估,最后介绍了基于改进算法的硬件实现方法。 在软件验证方面,本文用C语言和Verilog同时实现算法,通过相互对比进行验证。在硬件实现方面,本文在xilinx最新的Zynq-7020 FPGA平台上实现了这个视频信号预处理IP,并用Aptina的AR0542传感器为IP提供视频信号输入。 最终根据软件验证和硬件实现的结果,确定了设计的正确性,并且图像效果和硬件开销都可以达到设计要求。
2021-08-18 09:17:26 2.22MB GammaCorrection AWB
1
本专利描述了一种自适应的分段线性插值Gamma校正算法。基本思路是在Gamma曲线的非线性部分使用较多的节点,在Gamma曲线线性部分使用较小的节点进行分段线性插值。非常值得借鉴
2021-08-18 09:17:25 121KB 分段线性插值 Gammacorrection
1
CNN中的卷积层 直接实现方法 Caffe实现方法 FFT实现方法 CUDNN实现方法 FPGA硬件实现 优化策略
2021-08-16 16:44:11 3.03MB Caffe 卷积神经网络 CUDNN 阿里巴巴
1
教育科研-学习工具-RIJNDAEL的子字节函数的小型硬件实现.zip
2021-08-15 01:35:26 629KB 教育科研-学习工具-RIJNDA