FPGA Verilog HDL设计温度传感器ds18b20温度读取并通过lcd1620和8位LED数码管显示的QUARTUS II 12.0工程文件,包括完整的设计文件.V源码,可以做为你的学习及设计参考。 module ds18b20lcd1602display ( Clk, Rst, DQ, //18B20数据端口 Txd, //串口发送端口 LCD_Data, //lcd LCD_RS, LCD_RW, LCD_En, SMData, //数码管段码 SMCom //数码管位码 ); input
DDS设计与调试
2021-02-09 19:04:59 234KB fpga
1
ModelSim13.1安装包(对应quartus版本16.0)
2021-02-06 20:01:32 822.85MB fpga quartus verilog fpga仿真
1
使用13.0破解不成功的请使用13.1的破解器来破解,由于13.1比13.0在加密技术上有所改变
2021-02-06 11:12:51 104KB Quartus ii 13.1 x64
1
温湿度传感器DHT11 FPGA verilog驱动代码 Quartus II 13.0工程文件, FPGA读传感器温度数据并通过3位数码管显示。
UART_232 串口VERILOG 代码,包括UART_baudrate UART_rx UART_tx 三个逻辑模块QUARTUS 18.0工程源码
EPM240 CPLD UART串口通信 verilog Quartus ii 工程源码, 逻辑芯片为EPM240T100C5, quartus ii 10.1逻辑源码工程文件, verilog上电蜂鸣器响一声,3个LED灯闪烁,然后串口数据收发,串口波特率11520,1起始位8数据位1停止位,数据通信协议:发送55 F1 01 (DATA) FF 32路GPIO中的一路输出高,接收数据返回: AA AA BB CC DD 完整的quartus ii 10.1工程文件,可以做为你的设计参考。
INTEL FPGA时序分析资料中文翻译版与英文原版资料。详细的介绍了FPGA时序分析的相关原理与分析方法。
2021-02-03 23:23:31 4.48MB 时序分析理论 FPGA Quartus timequest
1
1.设计一个十字路口的交通灯控制电路,要求甲车道和乙车道两条交叉道路上的车辆交替运行,其中甲车道为主道通行时间为75秒;乙车道为辅道,每次通行时间都设为25秒;按键进行模式切换。 2.要求黄灯先亮3秒,才能变换运行车道; 3.黄灯亮时,要求每秒钟闪亮一次。
2021-02-02 03:32:55 2.42MB 数字逻辑电路设计 芯片仿真
1
Quartus ii 13.1 III/IV器件库 亲测有效。cyclone-13.1.0.162.qdz。
2021-01-30 23:01:15 548.11MB Quartusii Devices 器件库
1