在电力系统谐波分析中,模数转换(ADC)电路是影响系统检测性能的主要环节之一。基于NiosII的谐波分析系统具有逻辑控制能力强、信号处理实时性高、系统抗干扰能力强等特点。以Altera公司的DE2开发板为平台,实现了采样电路的硬件设计;在Quartus II 中用Verilog HDL语言完成了与FPGA的接口设计,并最终实现VGA显示。
2022-01-26 16:02:37 88KB ADC NIOSII FPGA 谐波分析
1
基于FPGA的汽车尾灯控制电路设计与实现.zip
2022-01-26 16:02:02 260KB fpga开发
设计了一种基于FPGA控制Nand Flash阵列实现高速流水线式存储的方案。设计利用FPGA作为主控制器,通过CameraLink输入通信接口将图像数据经过一/二级缓存写入Flash存储阵列中,并采用DMA传输技术将存储后的图像数据上传至计算机硬盘中作进一步处理;同时,利用SDRAM显存实时刷新数据,FPGA构造相应的VGA信号,最终实现100 MB/s图像数据的实时显示。
2022-01-24 12:01:03 403KB 高速存储
1
0 引言   图像处理技术的快速发展,使得图像采集处理系统在提高农业生产自动化程度中的应用越来越广泛。目前的图像采集系统有的基于CCD摄像机、图像采集卡和计算机,有的基于CCD摄像机、解码器、FPGA和DSP,而有的基于CMOS图像传感器芯片、FPGA和DSP,它们在实时性,灵活性,可维护性方面各有优缺点。而在农业生产中,以基于CCD摄像机、图像采集卡和计算机的系统居多。本文结合实际系统中的前端图像处理和图像数据传输需要.充分利用ARM的灵活性和FPGA的并行性特点,设计了一种基于ARM+FPGA的图像快速采集传输系统。所选的ARM (Ad-vanced RISC Machines)体系结构
1
基于FPGA的三驱动车控制系统设计 代码 基于quartusⅡ verilog语言 可实现小车正方形行走
2022-01-22 15:14:26 33KB fpga pid 电机 verilog
1
毕业设计 题目为基于FPGA的三驱动车控制系统设计 涉及到pid控制 fpga程序设计等
2022-01-22 15:09:35 2.73MB FPGA PID
1
基于FPGA_DSP的MIMO信道模型研究
2022-01-21 15:06:42 11.5MB FPGA DSP MIMO 信道
1
本IP核由Xilinx HLS高层次综合语言设计,采用Winograd算法降低卷积计算量,支持任意大小为3x3的、步长为1或2的卷积运算。C仿真,C/RTL协同仿真均已通过,并在xc7z020clg400-2开发板上上板通过测试。压缩包内包含HLS工程、以及SDK上板测试的代码
基于FPGA的Verilog HDL语言的DDS 信号发生器,给出的代码是常规结构的12位数据。 注意注意注意!!!代码中的fword和fword_r是32位的,需要修改!!!
2022-01-19 14:53:35 1KB DDS 信号发生器 FPGA Verilog
1
资源内容:.v文件,实现功能为使用蓝牙模块远程操控,以及vga屏幕进行显示的贪吃蛇小游戏 环境需求:vivado(源开发环境为vivado 2016),硬件开发板(源开发环境为Xilinx NEXYS4 DDR开发板)、蓝牙外设模块、vga显示屏外设模块 适用于:数字逻辑相关课程初学者、verilog HDL初学者
2022-01-19 09:08:10 49KB FPGA VerilogHDL
1