针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理拱块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到。FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试。实验结果证实了系统功能的正确性。闭环结构的采用提高了系统信号梯度线性度,与模拟系统相比,基于数字逻辑的设计温度性能更稳定,更易于小型化,可移植性更强。
2023-02-16 13:03:20 180KB 传感器
1
利用Carry4进行高精度TDC设计,其MATLAB测试分析代码
2023-02-16 10:55:04 405KB Carry4 fpga matlab
1
FPGA与CF卡的接口设计、电子技术,开发板制作交流
1
包含应用程序,驱动程序,固件源代码,三个部分,有使用说明,希望能对大家有所帮助。
2023-02-15 17:42:20 146KB FPGA USB 接口 VC
1
用纯verilog实现测距码的产生,PN码
2023-02-15 15:53:12 5KB fpga开发
1
使用现场可编程门阵列来实现了反正切函数,使用16次迭代的cordic算法来实现三角函数,有一定的误差,如果想把精度提高,自己可以加多迭代次数
2023-02-15 11:10:32 9KB FPGA
1
根据伪 随机噪声 IPN)序列的相关特性 ,介绍一种 OFDM 系统中在时域利用 PN序列的循环相 关对信道进行 估计的算法 ,并利用周期序列的循环卷积特性对接收数据进行频域均衡 。最后列出其 FPGA设计流程和仿真图形。
2023-02-15 10:50:47 185KB OFDM 信道估计 FPGA
1
基于FPGA的2PSK调制与解调设计.仿真
2023-02-14 21:00:43 62.04MB fpga
1
基于FPGA的数字电子时钟,采用verilog语言编写,引脚已经设置好,直接运行上传即可使用。本文是用verilog语言来描述一个基于FPGA的多功能数字电子时钟的设计,该设计具备时间显示,准确计时,时间校准, 定时闹钟等功能。本文首先介绍了需要完成的工作,然后介绍了系统整体设计以及源代码开发过程。源代码首先在Quartus软件上进行仿真、综合,通过后下载到正点原子新启点开发板上,在FPGA器件上的试验结果表明上述功能全部正确,工作稳定良好。 1、能够用数码管或液晶屏显示时、分和秒(采用24小时进制); 2、具有按键校时功能,对小时和分单独校时,对分校时时,停止向小时进位; 3、具有闹钟功能,闹钟铃声为自主设计的用蜂鸣器发出的声音; 4、通过按键设置闹钟功能,且自动停闹和手动操作停闹; 5、其它创意设计:增加闹钟模式开启指示灯和闹铃提示灯;可以作为秒表使用。
2023-02-14 19:42:52 8.91MB fpga FPGA开发 verilog 课程设计
1
NetFPGA-1G-CML: Kintex-7 FPGA开发板 用户手册.pdf
2023-02-14 19:22:15 1.11MB Kintex-7 FPGA NetFPGA-1G-CML
1