Xilinx新一代集成开发环境Vivado突出基于知识产权(Intellectual Properity,IP)核的设计方法,更加体现系统级设计的思想,进一步增强了设计者对FPGA底层布局和布线的干预能力,以及允许设计者通过选择不同的设计策略,对不同的实现方法进行探索,从中找到最佳的实现解决方案。这些设计思想和设计方法,大大的提高了FPGA的设计效率。   本书是在《Xilinx FPGA设计权威指南—Vivado集成设计环境》(清华大学出版社,2014)基础上,针对读者提出的意见和建议,对原书进行了大幅度修订。该书从原来的Vivado 2013.3集成开发环境升级到Vivado 2014.3集成开发环境,并增加了IP核设计的内容。此外,还大幅度增加了对高级约束内容的讲解,并对原书章节的顺序进行了调整,以方便读者的学习。
2021-09-07 11:25:03 89.07MB FPAG
1
Xilin《电子系统EDA新技术丛书·Xilinx FPGA设计指南:Vivado 2014集成开发环境》全面系统地介绍了Xilinx新一代集成开发环境Vivado 2014.3的设计方法、设计流程和具体实现。全书共分11章,内容包括:Xilinx UltraScale结构、Vivado集成设计环境导论、Vivado工程模式基本设计实现、Vivado非工程模式基本设计实现、创建和封装用户IP核流程、Vivado高级约束原理及实现、Vivado调试工具原理及实现、Vivado嵌入式系统设计实现、Vivado模型设计原理及实现、Vivado HLS原理及实现、Vivado部分可重配置原理及实现。《电子系统EDA新技术丛书·Xilinx FPGA设计指南:Vivado 2014集成开发环境》参考了Xilinx提供的大量Vivado设计资料,理论与应用并重,将Xilinx设计理论贯穿在具体的设计实现中。x FPGA权威设计指南 Vivado 2014集成开发环境
2021-09-06 04:35:14 48MB FPGA Vivado 集成开发环境
1
XILINX DDR4 SDRAM(MIG)笔记1(基于VU250 board)https://blog.csdn.net/linpeng_9527/article/details/105451043 XILINX DDR4 SDRAM(MIG)笔记2(基于VU9P FPGA)https://blog.csdn.net/linpeng_9527/article/details/105596704 一句话:使用以下配置,保证你的IP直接上板能work,不用仿真!!!欢迎点赞 FPGA型号:Xilinx VU250 board IP版本:V2.2 数据手册:https://www.xilinx.c
2021-09-05 17:04:38 1.13MB ddr ddr4 fpga
1
xilinx fpga开发工具 vivado 2018.3 lic 包含jesd204b。亲测有效。好东西大家一起分享
2021-09-05 16:42:23 1KB xilinx fpga vivado2018.3 jesd204b
1
详细的十六位cpu设计实现代码,是对计算机专业计算机原理实验很好的启发模板,Xilinx工程文件,访问内存以及alu等部件
2021-09-05 15:47:32 1.04MB cpu 十六位 内存访问 译码
1
xilinx官方的所有文档阅读工具 可以看手册或者教学视频。资料齐全,新手必备的上手工具。 对于学习zynq的初学者非常有帮助。国内多数教程都是其中的翻译而已。
2021-09-03 23:55:36 65.1MB xilinx docnav
1
史上最全的FPGA原理图,Altera、Xilinx两种品牌的各种系列原理图
2021-09-03 16:03:47 1.29MB FPGA Altera Xilinx 原理图
1
xilinx官方文档,详细介绍了开发ip核的流程
2021-09-02 14:38:44 1.91MB fpga ip
1
Xilinx的Vitis安装包,官网下载巨慢,所以这里上传一下方便使用,直接运行就可以安装了,需要注册一个Xilinx账号才可以
2021-09-01 01:35:24 65.5MB Xilinx vitis 安装包
1
在Zynq的PS程序(standlone环境裸机程序)和PL程序正常加载后,通过PS读取SD卡中的PL配置文件,在线更新PL
2021-08-31 20:34:39 31.59MB Zynq PS在线配置PL Xilinx SDK
1