由verilog语言编写,同时需要通过按键切换屏幕显示文字,一页全是英文,一页全是中文
2023-02-27 15:26:08 6KB FPGA verilog VHDL
1
基于fpga的lcd控制器的设计与实现 中 字符显示的程序
2023-02-27 15:11:03 5KB fpga 12864 lcd
1
lcd_qsys(FPGA代码,quartus软件代码,LCD液晶屏驱动代码)
1
本文描述了如何使用FPGA设计MAC的方法,有时序的分析、有以太网物理层和链路层的分析
2023-02-26 23:48:30 2.08MB FPGA MAC Ethernet
1
FPGA实验报告2019需要的可以自取
1
针对实现多通道测距雷达信号的数字化采集的目的,设计了一种基于FPGA和USB接口的多通道数据采集系统。该系统采用在FPGA芯片中构建多个数字逻辑模块的方法,实现对AD芯片模数转换过程的控制,并利用IP核在FPGA中构建存储器,对采样得到的数据进行缓存,最后通过USB2.0接口芯片将缓存中的采样数据及时传输至上位机。通过将该系统与多通道测距雷达相连接从而进行整机测试。测试结果证明,该系统能够实现最多8路测距雷达信号的采集,且在8路情况下的单路最高采样率达250 KSPS,并能通过USB2.0接口向上位机传输各路雷达信号的采样数据,使进一步的数字信号处理成为可能。
2023-02-26 11:26:54 530KB 数据采集; FPGA; USB; 多通道
1
此外,你也可以使用System Verilog来替代testbench,这样效率会更高一些。如果你是做IC验证的,就必须掌握System Verilog和验证方法学(UVM)。
2023-02-26 03:03:17 2.03MB FPGA systemverilo
1
用于 DE2-115 IS42S16320D 的 SDRAM 控制器 128mbytes --- 32M x 32bits DRAM Clk:133mhz Controller Clk:133mhz -150deg CAS:2 Burst:1 双通道(访问 DE2-115 上的两个芯片)
2023-02-26 02:53:17 4KB VHDL
1
关键字 光立方 3D动态显示 RGB 语音控制 FPGA目 录设计概述第一部分 设计概述 /Design Introduction 4 1.1 设计目的 4 1
2023-02-25 20:12:59 10.53MB fpga开发 3d
1
 基于雷达对高分辨率的需求,论述了以FPGA为控制核心,基于两片ADI公司的高速D/A AD9739 2.5GSPS芯片同步工作,完成了一种宽带信号源的软硬件设计。描述了AD9739的工作原理,给出了AD9739与VIRTEX-6 FPGA的接口设计方案以及系统原理框图,并利用频谱仪测试了宽带信号源的性能指标,实测表明整体指标达到设计要求。
1