基于 51 单片机的数字频率计 主要是Word格式的 2.1 系统硬件的构成4 2.2 系统工作原理图4 2.3AT89C51 单片机及其引脚说明 5 2.4 信号调理及放大整形模块7 2.5 时基信号产生电路7 2.6 显示模块
2019-12-21 19:46:06 1.3MB 基于 51 单片机的数字频率计
1
3种方法实现的基于stm32f1的频率计程序,可供学习参考(C语言) 1、输入捕获模式;2、外部计数模式(系统时钟+外部计数);3、外部计数模式(定时+外部计数)
2019-12-21 19:45:52 5.31MB stm32频率计
1
51单片机1602液晶显示NE555频率计
2019-12-21 19:45:35 44KB 单片机频率计
1
FPGA测频,12864液晶显示。30M方波测频,测占空比,测双方波相位差。verilog
2019-12-21 19:45:28 20.51MB 测频verilog
1
基于FPGA的等精度频率计的设计,特别详细,有程序也有步骤,效果也很好
2019-12-21 19:40:22 500KB FPGA EDA
1
基于verilog的数字频率计代码仿真和报告
2019-12-21 19:40:14 412KB 数字频率计
1
数字频率计1~1MHz,,已经成功,proteus8.0运行,keil4.0版本。希望对你有用哟·
2019-12-21 19:39:47 79KB 数字频率计
1
实验课需要用到 且调试通过~ LIBRARY IEEE ; --有时钟使能的十进制计数器 USE IEEE.STD_LOGIC_1164.ALL ; ENTITY CNT10 IS PORT (CLK : IN STD_LOGIC ; -- 计数时钟信号 CLR : IN STD_LOGIC ; -- 清零信号 ENA : IN STD_LOGIC ; -- 计数使能信号 CQ : OUT INTEGER RANGE 0 TO 15 ; -- 4 位计数结果输出 CARRY_OUT : OUT STD_LOGIC ) ; -- 计数进位 END CNT10 ; 。。。。。
2019-12-21 19:39:31 162KB VHDl
1
基于VHDL的数字频率计设计,希望这个文档对大家有所帮助。
2019-12-21 19:36:39 321KB VHDL
1