XILINX XC6SLX16 Spartan6 FPGA开发板AD集成库(原理图库+PCB库),原理图库列表: 1N5817 24C256 AO3400 AR101 单路电容触摸芯片 JL223B ATK-HC05 ATK-HC05 AZ1045-04F.R7G BAT BAT54C 双肖特基二极管 BEEP BUTTON C C-CM 贴片电解电容 CAP Capacitor CAP_104_0.1uf CAP_27pF CH340G USB2UART DB9 DC JW5060T_6 DC降压芯片 EA3059 FPC-40 FPC-40P-0.5mm FU 贴片保险丝 HDMI_A HEAD2 HR911130C RJ45 + MAG HS0038 Header 20X2 Header, 20-Pin, Dual row Header 2X2 Header, 2-Pin, Dual row Header 3X2 Header, 3-Pin, Dual row Header 9X2 Header, 9-Pin, Dual row JTAG-10-FPGA KEY_M L L-CDRH 功率屏蔽电感 LED LEDSEG030-6 6位数码管,0.3寸,共阴,41*11*5.8mm L_SOP MAX3232 MAX3485 MIC MT41J256M16RE-15E_1 Micro SD Micro SD卡 NPN 8050/BCW846/BCW847 P-DC 低压电源接口 PCF8563 时钟芯片 PJ-327A PNP R RES RTL8211F-CG SMBJ TVS SN65HVD230D SS14 肖特基二极管 TEST-POINT 测试点 TPAD ALIENTEK TPAD USB5 W25Q128JVSIQTR WM8960 PCB封装列表: Component Count : 52 Component Name ----------------------------------------------- 0402 0603P ALIENTEK_PAD1 BAS16XV2T1G BATM BELL-5 BTN8.5*8.5 C1206 CM D(6.3*5.4) DB9 DC10B DFN2510P10E FBGA-96_DDR3 FPC-TOP40 FTG256 FU 1206 GE_RJ45 HDMI_SMD_A HDR-IDC-SMD_10PIN-V-ROW2-COL5-PITCH2.00 HDR2X2 HDR2X3 HDR2X9 HDR2x20 HEAD2L-0.8 HEAD6 HS0038 KEY_SOP324225 L-SMD-0420 L4X4 leddisplay-0.3 MIC-6022 Micro SD PJ327A QFN24 qfn32 QFN40-0.4 R 0603 SMA smbj SMDLED-0805 SOD-123F SOIC-8_L5.3-W5.3-P1.27-LS8.0-BL SOP-8 SOP16M SOT-23-6 SOT-23R SOT23 SOT23-6N TP-1.5 USB/SM0.8-6H5 XTAL32 XTAL3225
使用Xilinx EDK 13.2和SDK 13.2开发平台,加上Digilent nexys 3 board实现的轻量级lwip开发,主要实现web server,ftp,telent等功能,在实验板上运行成功。压缩文件中是完整的开发,其中包含硬件设计部分和软件代码部分,只需配置pc中的ip地址和代码中的ip地址在一个网段上即可。实现web server部分需要加载镜像文件。
2021-03-13 17:11:46 16.95MB nexys3_FPGA lwip web_server ftp
1
正点原子ZYNQ7020核心板ZYNQ7010核心板+配套底板fpga开发板PDF原理图
1
XC5VLX115T-110T XILINX FPGA开发板 PROTEL设计原理图+PCB布局封装文件,RPOTEL版原理图及PCB器件封装,pcb网表已经导出,与原理图一致,并未布局布线(项目中PCB为14层板,PCB版图不于提供) 系统主要硬件包括 1、FPGA芯片一颗为Xilinx高端系列V5中的XC5VLX155T,另两颗为XC5VLX110T 2、电源模块采用TI的电源专用模块PTH08T220,分别给系统提供1.0V,1.8V,2.5V,3.3V,5V电源,各路供电能力达到4A。 3、CPU_FPGA主芯片采用XC5VLX110T,配置芯片采用XCF32PVOG48,MASTER SERAIL 芯片配置模式。FPGA配置采用MASTER SERAIL 芯片配置模式,双配置芯片 ● 提供全速USB接口,PHY采用TSSOP16 ● 提供高速USB接口,PHY采用CY7C68000 ● 提供高速USB接口,PHY采用USB3300 ● 提供10路LED指示灯 ● 提供8位拨码开关 ● 提供随机数芯片WNG6 ● 提供93路IO扩展输入输出接口 ● 外接两个512K X 16 BIT的SRAM芯片 ● 外接SPI FLASH 芯片 ● 外接I2C FLASH 芯片 ● 提供SD CARD 扩展接口 ● 提供CPU调试接口 ● 提供4时钟输入接口 ● 提供4复位输入接口 ● 提供6路拨动开关接口 ● 提供ISO7816接口 硬件已在项目中使用,可以做为你的设计参考。
XC5VLX330-110T XILINX FPGA开发板 PROTEL99SE设计原理图+PCB布局工程文件,Virtex-5中英文版+MEMORY+USB PHY+POWER手册,RPOTEL版原理图及PCB器件封装,pcb网表已经导出,与原理图一致,并未布局布线(项目中PCB为14层板,PCB版图不于提供) 系统主要硬件包括 1、FPGA芯片一颗为Xilinx高端系列V5中的XC5VLX330,另两颗为XC5VLX110T 2、电源模块采用TI的电源专用模块PTH08T220,分别给系统提供1.0V,1.8V,2.5V,3.3V,5V电源,各路供电能力达到4A。 3、CPU_FPGA主芯片采用XC5VLX110T,配置芯片采用XCF32PVOG48,MASTER SERAIL 芯片配置模式。 4、J_FPGAc 为外围扩展接口,提供66路IO的输入输出功能。 5、D2_1---D2_16为16路LED指示灯,用于系统调试的状态指示。 6、TEST_FPGA主芯片采用XC5VLX110T,配置芯片采用XCF32PVOG48,MASTER SERAIL 芯片配置模式。J_FPGAt 为外围扩展接口,提供26路IO的输入输出功能。 8、D1_14---D1_23为10路LED指示灯,用于系统调试的状态指示。 9、串口电平转换芯片采用ADM3202,连接MAIN_FPGA。 10、SW2_1为8位拨码开关,同时拨码状态用8个LED灯来显示,向TEST_FPGA输入逻辑1,LED灯灭;,向TEST_FPGA输入逻辑0,LED灯亮;MAIN_FPGA主芯片采用XC5VLX330,配置芯片采用两片XCF32PVOG48串联,MASTER SERAIL 芯片配置模式。 XC5VLX155T专用管脚的连接 11、采用两片IS61LV51216(512K X 16 BIT) 芯片构成32位的存储电路TSSOP16 为USB 全速PHY接口电路 14、CY7C68000 为USB高速PHY接口电路 15、USB 3300 为USB高速PHY接口电路,支持OTG功能 16、LED,拨码开发,IO扩展接口,SPI FLASH,I2C EEPROM 等 电路
DE1-SoC cyclone5 5CSEMA5F31 FPGA开发板配套光盘资料包括硬件文档资料+verilog设计Quartus工程例程文件
DE2i-150 EP4CGX150 cyclone4 FPGA开发板配套光盘资料硬件文档资料+verilog设计工程例程文件
Altera CYCLONE2 DE2-70开发板配套资料数据手册程序实例硬件参考设计等文档资料
Altera cyclone III -DDR2-USB3.0 (CYUSB3014)FPGA开发套件光盘资料硬件原理图+VERILOG逻辑例程
FPGA XC6SLX16 SDRAM开发板PDF原理图+XILINX逻辑例程+开发板文档资料,,包括LED,Key,CP2102_UART SDRAM, ,ADV7123等FPGA逻辑例程工程文件,开发板资料及相关主要器件技术手册等。