XC5VLX330-110T XILINX FPGA开发板 PROTEL99SE设计原理图+PCB布局工程文件.rar

上传者: GJZGRB | 上传时间: 2021-03-07 19:05:19 | 文件大小: 34.47MB | 文件类型: RAR
XC5VLX330-110T XILINX FPGA开发板 PROTEL99SE设计原理图+PCB布局工程文件,Virtex-5中英文版+MEMORY+USB PHY+POWER手册,RPOTEL版原理图及PCB器件封装,pcb网表已经导出,与原理图一致,并未布局布线(项目中PCB为14层板,PCB版图不于提供) 系统主要硬件包括 1、FPGA芯片一颗为Xilinx高端系列V5中的XC5VLX330,另两颗为XC5VLX110T 2、电源模块采用TI的电源专用模块PTH08T220,分别给系统提供1.0V,1.8V,2.5V,3.3V,5V电源,各路供电能力达到4A。 3、CPU_FPGA主芯片采用XC5VLX110T,配置芯片采用XCF32PVOG48,MASTER SERAIL 芯片配置模式。 4、J_FPGAc 为外围扩展接口,提供66路IO的输入输出功能。 5、D2_1---D2_16为16路LED指示灯,用于系统调试的状态指示。 6、TEST_FPGA主芯片采用XC5VLX110T,配置芯片采用XCF32PVOG48,MASTER SERAIL 芯片配置模式。J_FPGAt 为外围扩展接口,提供26路IO的输入输出功能。 8、D1_14---D1_23为10路LED指示灯,用于系统调试的状态指示。 9、串口电平转换芯片采用ADM3202,连接MAIN_FPGA。 10、SW2_1为8位拨码开关,同时拨码状态用8个LED灯来显示,向TEST_FPGA输入逻辑1,LED灯灭;,向TEST_FPGA输入逻辑0,LED灯亮;MAIN_FPGA主芯片采用XC5VLX330,配置芯片采用两片XCF32PVOG48串联,MASTER SERAIL 芯片配置模式。 XC5VLX155T专用管脚的连接 11、采用两片IS61LV51216(512K X 16 BIT) 芯片构成32位的存储电路TSSOP16 为USB 全速PHY接口电路 14、CY7C68000 为USB高速PHY接口电路 15、USB 3300 为USB高速PHY接口电路,支持OTG功能 16、LED,拨码开发,IO扩展接口,SPI FLASH,I2C EEPROM 等 电路

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明