东南大学PLD竞赛历年作品集
2021-07-10 19:53:47 37.01MB 东南大学 PLD 竞赛 作品集
1
一、多路彩灯控制器设计原理   设计一个彩灯控制程序器。可以实现四种花型循环变化,有复位开关。整个系统共有三个输入信号CLK,RST,SelMode,八个输出信号控制八个彩灯。时钟信号CLK脉冲由系统的晶振产生。各种不同花样彩灯的变换由SelMode控制.硬件电路的设计要求在彩灯的前端加74373锁存器。用来对彩灯进行锁存控制。此彩灯控制系统设定有四种花样变化,这四种花样可以进行切换,四种花样分别为:   (1)彩灯从左到右逐次闪亮。然后从右到左逐次熄灭。   (2)彩灯两边同时亮两个,然后逐次向中间点亮。   (3)彩灯从左到右两个两个点亮,然后从右到左两个两个逐次点亮。   (4
1
例:在波形图表中显示Waveform Graph.vi中的波形。   (1)显示正弦曲线。   利用For循环产生在0-2π之间均匀分布的100个正弦曲线数据点,在循环结构框内,将这些数据点一一输入波形图表中,选择函数选板中“编辑→定时→等待下一个整数倍毫秒”,设置每次循环等待时间为200ms,以便观察前面板波形变化情况。程序框图和程序运行过程中随时间变化的结果如图1所示。   图1波形图表显示正弦曲线   (2)显示正弦和余弦两条曲线。   利用For循环分别产生在0~2冗之间均匀分布的100个正弦曲线数据点和100个余弦曲线数据点;添加位于函数选板中的“编程→簇与变体→捆绑”
1
摘要:数字调制解调技术在数字通信中占有非常重要的地位,数字通信技术与FPGA的结合是现代通信系统发展的一个必然趋势。文中介绍了MFSK调制解调的原理,并基于FPGA实现了MFSK调制电路,仿真结果表明了该设计的正确性。       关键词:MFSK;FPGA;调制;解调 数字信号传输系统分为基带传输系统和频带传输系统.频带传输系统也叫数字调制系统。数字调制信号又称为键控信号,数字调制过程中处理的是数字信号,而载波有振幅、频率和相位3个变量,且二进制的信号只有高低电平两个逻辑量1和0,所以调制的过程可用键控的方法由基带信号对载频信号的振幅、频率及相位进行调制,最基本的方法有3种:正交幅度调制
1
当你拿到一块90年代的电路板时,上面的PAL ,GAL,FPGA器件的原理就在其中。
2021-06-25 22:40:54 11.62MB 可编程逻辑器件
1
摘要: 以FPGA 芯片为载体, 通过QuartusII 的LPM_ROM 模块和VHDL 语言为核心设计一个多功能信号发生器,根据输入信号的选择可以输出递增锯齿波、递减锯齿波、三角波、阶梯波和方波等5 种信号,通过QuartusII 软件进行波形仿真、定时分析,仿真正确后,利用实验板提供的资源,下载到芯片中实现预定功能。   信号发生器又称为波形发生器, 是一种常用的信号源,广泛应用于电子电路、通信、控制和教学实验等领域。它是科研及工程实践中最重要的仪器之一, 以往多用硬件组成,系统结构比较复杂,可维护性和可操作性不佳。随着计算机技术的发展,信号发生器的设计制作越来越多的是用计算机技术,种
1
1 设计要求   设计并制作一个数字化语音存储与回放系统,其示意图如图1所示。 图1 数字化语音存储与回放系统示意图   (1)放大器1的增益为46dB,放大器2的增益为40dB,增益均可调;   (2)带通滤波器:通带为300Hz~3.4kHz;   (3)ADC:采样频率fs=8kHz,字长=8位;   (4)语音存储时间≥10s;   (5)DAC:变换频率fc=8kHz,字长=8位;   (6)回放语音质量良好。   不能使用单片语音专用芯片实现本系统。   2 数字化语音存储与回放系统硬件电路   2.1 放大器1即音频信号放大电路   音频信号放大电路如
1
摘要:基于FPGA的应用技术,采用Altera公司DE2-70开发板的CycloneⅡ系列EP2C70作为核心器件,设计了一种基于FPGA的新型可调信号发生器。通过QuartusⅡ软件及Vetilog HDL编程语言设计LPM_ROM模块定制数据ROM,并通过地址指针读取ROM中不同区域的数据,根据读取数据间隔的不同,实现调整频率功能,该系统可产生正弦波、方波、三角波和锯齿波4种波形信号,并使用嵌入式逻辑分析仪对产生的不同波形信号进行实时测试,实验证明,该可调信号发生器系统软件模拟数据和理论定制波形相吻合。   传统信号发生器大多由模拟电路构成,存在连线复杂、调试烦琐且可靠性较差等缺点。以V
1
西南交大暑期实习报告——简易数控直流电源设计,很详细 很完整 包含程序工程 本课程设计主要使用集成555定时器、CPLD器件isp1016E、运算放大器LM324、稳压器等器件,运用数模混合电路及可编程器件制作输出电压范围为0~9.9V、步进0.1V的两位数码管显示的可控数字直流电源。 本设计包括以下四部分: 1 时钟部分:为CPLD部分的可逆计数器提供时钟脉冲。 2 电源部分:为设计中各个芯片等电路中各个部分提供电源。 3 CPLD部分:包括核心控制部分、BCD转二进制和BCD转7段译码显示三部分,分别实现“+”、“-”、“置数”控制,0~99的二进制输出,译码显示功能(针对共阴极数码管)。 4 D/A转换及扩流部分:将数字信号转换为模拟信号,然后经过扩流电路实现所需要的电压及电流的输出(输出电压范围0~9.9V,步进 0.1V,电流500mA)。 以上各个功能均在仿真及实际作品制作中予以实现。
1
摘要:本文提出了一种基于可编程逻辑器件(FPGA)芯片EP2C20F484的任意波形发生器的设计方法。完成了在FPGA的控制下,USB接口控制模块、SRAM控制模块、DA转换模块等协同工作的硬件设计、固件设计以及软件设计,并给出了实验结果。实验结果表明,此任意波形发生器能够按照要求输出相应波形,达到了设计要求。   0 引言   在腐蚀领域和电镀行业,常常需要使用任意波形的电流电压信号进行生产和测试。任意波形是指频率可变、幅值可变、相位可变的正弦波形和其他波形,如三角波形、锯齿波、特殊波形等。目前任意波形发生器大多采用直接数字频率合成(DDS)技术,即将波形的数字量信号存储于存储器中,嵌入
1