基于fpga的简易数字频率计设计
2021-12-15 13:50:08 3.84MB 数字频率计 Verilog EDA课程设计 FPGA
1
1)设计一个能测量3 名100 米跑运动员短跑成绩的数字秒表。要求用一组四位数码管显示时间, 格式为00.00s,最大计数时间是99.99 秒。 2)秒表设置3 个开关输入(清零开关1 个、记录开关1 个、成绩开关1 个)。按下“记录”开关第 一次, 将记录并储存第一名运动员的成绩, 以此类推。当“记录” 开关按下3 次后,成绩计数结束。 3)成绩计数结束之后,连续按动“成绩”开关,可以把3 个运动员的成绩循环显示在数码管上。 4)确定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路,画出总体 电路原理图,阐述基本原理。
2021-12-12 20:23:23 2.44MB 简易数字秒表
1
一个简易的频率测定仪的设定与详细的原理图。
2021-12-09 15:20:05 1.01MB 简易的数字频率计设计原理
1
基本要求 1、能进行正常的时、分、秒、 0.99秒的计时功能,分别由8个数码管显示24小时、60分钟、60秒钟、0.99秒的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按60分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(“SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。 3、能利用扬声器做整点报时: ⑴当计时到达59分50秒时开始报时,在59分50秒、52秒、54秒、56秒、58秒鸣叫,鸣叫声频率可定为512Hz; ⑵到达59分60秒时为最后一声整点报时,整点报时频率可定为1024Hz。 4、用层次化设计方法设计该电路,用Verilog语言编写各个功能模块。 5、完成电路设计后,用实验系统下载验证。
1
(1)基本要求: a.被测信号的频率范围为1~20kHz,用4位数码管显示数据,十进制数值显示。 b.被测信号为幅值1~3V的方波、脉冲信号。 c.具有超量程警告(可以用LED灯显示,也可以用蜂鸣器报警)。 d.当测量脉冲信号时,能显示其占空比(精度误差不大于1%)。 (2)发挥部分 a.修改设计,实现自动切换量程。 b.扩宽被测信号能测量正弦波、三角波。 c.其它。
2021-12-06 16:28:21 468KB 简易数字 频率计
1
c51简易数字电压表的设计的方案。里面东西很全。。。。数字电压表(Digital Voltmeter)简称DVM,它是采用数字化测量技术,把连续的模拟量(直流输入电压)转换成不连续、离散的数字形式并加以显示的仪表。本设计运用89C51和ADC0804进行A/D转换,根据数据采集的工作原理,设计实现数字电压表,最后完成单片机与PC的数据通信,传送所测量的电压值。该新型数字电压表测量电压类型是直流,测量范围是0-51V。整机电路包括:数据采集电路的单片机最小化设计、单片机与PC接口电路、单片机时钟电路、复位 电路等。
2021-12-03 14:49:33 2.38MB 简易数字电压表
1
以STM32F103VCT6单片机为控制核心,实现了一个可产生两路幅度、频率、占空比、相位差皆可调的矩形波或正弦波的双相信号发生器。系统由带有TFT显示屏、键盘输入模块的STM32系统和外部调理电路组成。本系统可以高精度地实现信号发生器的基本功能,能够适应普通电子测量场合的应用。
1
图像文件的读取与保存,图像文件实现旋转、裁剪、添加马赛克、添加边框、底片效果功能,可添加高斯、椒盐、乘法、泊松噪声,能够实现傅里叶变换、离散余弦变换、灰度线性拉伸变换,可实现五种算子的边缘检测、可实现均值、中值、自适应三种滤波、能够进行图像形态学范畴的各种处理实现,直方图显示、直方图均衡化,图像压缩,彩色图、灰度图、二值图三者的相互转换,以及调整图像的阈值、亮度、对比度,添加任意位置的文字等。
1
简易数字电压表,源程序,protues仿真
2021-11-29 21:20:41 40KB msp430
1
基于单片机AT89c51的简易数字电压表设计
2021-11-29 11:33:42 270KB AT89c51
1