设计一个采用数字电路实现,对时,分,秒.数字显示的计时装置,周期为24小时,显示满刻度为23时59分59秒,并具有校时功能和报时功能的数字电子钟。电路主要采用中规模集成电路.本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码显示电路模块、整电报时模块、校时模块等部分组成。采用电池作电源,采用低功耗的芯片及液晶显示器,发生器使用石英晶振、计数振荡器CD4060及双D触发器74LS74,计数器采用同步双十进制计数器74LS160,锁存译码器是74LS248,整电报时电路用74LS74,74LS32及扬声器构成。
1
数字电路逻辑设计课后习题答案(王毓银+第二版+无水印)
2019-12-21 20:33:04 5.78MB 答案王毓银
1
介绍了集成电路设计中 逻辑综合过程的细节, 还说明了linux环境下使用synopys公司的综合工具DC的方法。
2019-12-21 19:51:02 3.62MB DC 集成电路 逻辑综合
1
3变量或4变量的卡诺图绘制。 变量名分别为A,B,C,D;依次输入各个最小项,如果最小项中含有这个变量,按y;含有这个变量的反,按n;不含这个变量,按d。 例如要输入BC'D,则连按dyny。全部按d表示结束输入。
2019-12-21 18:56:17 3KB c++ 卡诺图 数字电路 逻辑
1