摘 要: 提出了一种采用晶和比较器的结构实现实时时钟RTC的32. 768kHz集成晶体荡电路的方法。设计基于UMC 0. 18um 工艺参数,并使用Hspice 对所设计的电路进行仿真,通过分析其各项性能指标,验证了电路具有起时间短,波形稳定,功耗低,所占芯片面积小的特点。   0  引言   在很多数字集成电路中都要用到实时时钟(RTC , Real Time Clock) 电路,而确保RTC 工作计时准确的关键部分就是32.756kHz 的晶体荡电路。   传统的RTC 电路是采用反相器对晶产生的波形做整形,所用起时间需要几个ms ,如果用过多的反相器会加大电路功耗。本
1
ABB威系列(C-5) 楼宇对讲系统pdf,ABB威系列(C-5) 楼宇对讲系统
2023-01-02 01:07:05 9.83MB 说明书
1
Verilog_HDL硬件描述语言 [美]贝斯克(Bhasker,J.)。 verilog学习的经典教材。
2022-12-29 22:49:08 5.22MB Verilog_HDL硬件描述语言 贝斯克 Bhasker
1
GD32F307RGT6使用8MHz晶情况下的时钟配置修改,介绍代码修改点和修改方法。
2022-12-07 10:04:01 5.04MB GD32F307RGT6 MCU 时钟 8MHz
1
使用MATLAB用矩量法MoM计算Hallen方程,求对称阵子的电流分布和方向图
1
51单片机精确延时程序(晶12MHz,一个机器周期1us.) 几个精确延时程序:在精确延时的计算当中,最容易让人忽略的是计算循环外的那部分延时,在对时间要求不高的场合,这部分对程序不会造成影响.
2022-11-26 12:23:38 26KB 51单片机 延时程序 晶振 三层循环
1
电路基础(贺洪江王涛著)课后习题答案高等教育
2022-11-11 13:01:11 9.22MB 课后答案
1
基于射线声学的目标声场仿真;包括简波模型、和虚源法;以及一些波束形成算法MATLAB程序,包括自适应、CBF、STMV
1
采用解析法绘制稳定性叶瓣图,构建转速与切削深度之间的关系曲线,为切削参数的合理选择避免发生颤带来方便。
1