ZynqTM-7000 系列芯片是基于 Xilinx 的可扩展处理器平台架构(Extensible Processing Platform, EPP), 将双核 ARM CortexTM-A9 处理器和 FPGA 可编程逻辑单元集成在一颗单芯片中,从而构成所谓的 PS(Processing System)加 PL(Programmable Logic)的单芯片 SoC 解决方案。
2021-04-10 18:02:18 8.68MB fpga
1
zynq7010旷板EBAZ4205原理图和pcb文件
2021-04-06 22:10:00 878KB zynq fpga linux EBAZ4205
1
Xilinx FPGA Zynq-7000全系列(AD集成封装库),IntLib后缀文件,带3D视图,拆分后文件为PcbLib+SchLib格式,Altium Designer原理图库+PCB封装库,集成封装型号列表: Library Component Count : 45 Name Description ---------------------------------------------------------------------------------------------------- XC7Z010-1CLG400C 667 MHz Zynq?7000 AP SoC, 130 PS I/O, 100 FPGA I/O, 400-Ball BGA, Speed Grade 1, Commercial Grade, Pb-Free XC7Z010-1CLG400I 667 MHz Zynq?7000 AP SoC, 130 PS I/O, 100 FPGA I/O, 400-Ball BGA, Speed Grade 1, Industrial Grade, Pb-Free XC7Z010-2CLG400E 733 MHz Zynq?7000 AP SoC, 130 PS I/O, 100 FPGA I/O, 400-Ball BGA, Speed Grade 2, Extended Grade, Pb-Free XC7Z010-2CLG400I 733 MHz Zynq?7000 AP SoC, 130 PS I/O, 100 FPGA I/O, 400-Ball BGA, Speed Grade 2, Industrial Grade, Pb-Free XC7Z010-3CLG400E 800 MHz Zynq?7000 AP SoC, 130 PS I/O, 100 FPGA I/O, 400-Ball BGA, Speed Grade 3, Extended Grade, Pb-Free XC7Z020-1CLG400C 667 MHz Zynq?7000 AP SoC, 130 PS I/O, 125 FPGA I/O, 400-Ball BGA, Speed Grade 1, Commercial Grade, Pb-Free XC7Z020-1CLG400I 667 MHz Zynq?7000 AP SoC, 130 PS I/O, 125 FPGA I/O, 400-Ball BGA, Speed Grade 1, Industrial Grade, Pb-Free XC7Z020-1CLG484C 667 MHz Zynq?7000 AP SoC, 130 PS I/O, 200 FPGA I/O, 484-Ball BGA, Speed Grade 1, Commercial Grade, Pb-Free XC7Z020-1CLG484I 667 MHz Zynq?7000 AP SoC, 130 PS I/O, 200 FPGA I/O, 484-Ball BGA, Speed Grade 1, Industrial Grade, Pb-Free XC7Z020-2CLG400E 733 MHz Zynq?7000 AP SoC, 130 PS I/O, 125 FPGA I/O, 400-Ball BGA, Speed Grade 2, Extended Grade, Pb-Free XC7Z020-2CLG400I 733 MHz Zynq?7000 AP SoC, 130 PS I/O, 125 FPGA I/O, 400-Ball BGA, Speed Grade 2, Industrial Grade, Pb-Free XC7Z020-2CLG484E 733 MHz Zynq?7000 AP SoC, 130 PS I/O, 200 FPGA I/O, 484-Ball BGA, Speed Grade 2, Extended Grade, Pb-Free XC7Z020-2CLG484I 733 MHz Zynq?7000 AP SoC, 130 PS I/O, 200 FPGA I/O, 484-Ball BGA, Speed Grade 2, Industrial Grade, Pb-Free XC7Z020-3CLG400E 800 MHz Zynq?7000 AP SoC, 130 PS I/O, 125 FPGA I/O, 400-Ball BG
FPGA开发板ZYNQ7010的开发使用教程,包含使用流程和程序。
2021-04-06 16:35:22 66.08MB FPGA
1
领航者ZYNQ之FPGA开发指南_V1.0
2021-04-04 13:45:17 23.1MB ZYNQ 正点原子
1
例程源码,项目移植,硬件设计参考,图像处理,PCIE,AD采集等等
2021-04-03 18:03:18 1.22MB 开发板 黑金 UltraScale Zynq
1
本论文基于 Xilinx Zynq-7000 平台研究高清视频采集处理系统,从系统整体架构、底层系统搭建、上层应用设计分别进行了详细的描述。分别实现了 CMOS 高清视频采集、图像预处理硬件加速、应用层软硬件协同处理。在 Linux 操作系统移植任务中,充分研究了驱动程序和底层 IP 核的关系,基于 V4L2 框架完成了视频处理 IP 核驱动程序开发,通过视频 IP 核的优化处理,完成了 RGB 格式高清图像采集与显示。在应用层采用软硬件协同设计的方法实现图像预处理的硬件加速和 PS 端字符识别,提高系统整体效率
2021-04-02 20:52:21 1.79MB Zynq_7000 高清视频 Linux移植程序
1
黑金基于XILINX ZYNQ7000开収平台的开収板2016款正式収布了,型号为:AX7010 。此款开収平台是XILINX的Zynq7000 SOC 芯片的解决方案。它采用ARM+FPGA SOC技术将双核ARM Cortex-A9 和FPGA 可编程逡辑集成在一颗芯片上。它采用的是Xilinx的Zynq7000系列XC7Z010-1CLG400C作为核心处理器,在ARM和FPGA上分别具有丰富的硬件资源和外围接口。设计上坚持“精致、实用、简洁”的设计理念,它丌但适合于软件工作人员的前期的软件验证,也适合于硬件开収人员的硬件设计即软硬件的系统协作,加快项目
2021-04-02 15:35:47 2.53MB zynq
1
zynq相关交叉编译&uboot;&kernel;&rootfs;&驱动&jffs2;编译等一篮子解决方案
2021-04-01 18:52:46 25KB ZYNQ linux arm
1
zynq的PL通过UartliteIP核扩展串口,PS通过中断处理串口数据。开发环境为vivado2018.3,资源里有文档教程,有工程文件。扩展的串口可以发送任意长度的数据,也可以接受任意长度的数据。
2021-04-01 13:30:49 26.27MB ZYNQ PL扩展串口 EBAZ4205
1