最新设计资料,OV7725摄像头+FIFO(AL422B) 模块,包括ov7725、al422b、tft资料和驱动。只要是个MCU,就能拍照,
2021-12-04 15:44:53 2.02MB OV7725 摄像头 FIFO AL422B
1
这是大三下学期的课程设计,有摘要、目录、正文;题目为FIFO存储器设计,很详细的课程设计哦 ,对课程设计很有帮助。
2021-12-04 14:04:04 328KB 计算机组成原理
1
这是某项目中使用的actel芯片的实例代码,可以从中学习到FIFO的操作方法,SDRAM的操作方法。
2021-12-04 14:03:33 4KB actel
1
FIFO 请求分页式存储管理 henbucuode daima
2021-12-03 22:21:37 352KB C++
1
用vc++和openGL做的动态云彩程序,采用纹理贴图,云彩可以快速移动
2021-12-03 17:13:17 244KB VisualC++ OpengGL
1
异步FIFO 伪随机序列 伽罗华域GF(q)乘法器 积分梳状滤波器(CIC)等Verilog实例程序代码合集(9例): CORDIC数字计算机的设计 RS(204,188)译码器的设计 伪随机序列应用设计 伽罗华域GF(q)乘法器设计 常用乘法器设计 常用加法器设计 异步FIFO设计 积分梳状滤波器(CIC)设计 除法器设计 // FIFO顶层模块 module async_fifo (rdata, wfull, rempty, wdata, wreq, wclk, wrst_n, rreq, rclk, rrst_n); parameter DATA_WIDTH = 8; // FIFO数据位宽 parameter ADDR_WIDTH = 4; // FIFO地址位宽 output [DATA_WIDTH-1:0] rdata; output wfull; output rempty; input [DATA_WIDTH-1:0] wdata; input wreq, wclk, wrst_n; input rreq, rclk, rrst_n; wire [ADDR_WIDTH-1:0] wptr, rptr; wire [ADDR_WIDTH-1:0] waddr, raddr; wire aempty_n, afull_n; dp_ram dp_ram(.rdata(rdata), // 双端口RAM .wdata(wdata), .waddr(wptr), .raddr(rptr), .wclken(wreq), .wclk(wclk)); defparam dp_ram.DATA_WIDTH = DATA_WIDTH, dp_ram.ADDR_WIDTH = ADDR_WIDTH; async_cmp async_cmp(.aempty_n(aempty_n), // 异步读/写地址指针比较器 .afull_n(afull_n), .wptr(wptr), .rptr(rptr), .wrst_n(wrst_n)); defparam async_cmp.ADDR_WIDTH = ADDR_WIDTH; rptr_empty rptr_empty(.rempty(rempty), // 读地址指针与"空"标志控制逻辑 .rptr(rptr), .aempty_n(aempty_n), .rreq(rreq), .rclk(rclk), .rrst_n(rrst_n)); defparam rptr_empty.ADDR_WIDTH = ADDR_WIDTH; wptr_full wptr_full(.wfull(wfull), // 写地址指针与"满"标志控制逻辑 .wptr(wptr), .afull_n(afull_n), .wreq(wreq), .wclk(wclk), .wrst_n(wrst_n)); defparam wptr_full.ADDR_WIDTH = ADDR_WIDTH; endmodule
基于FIFO的串口发送器+串口自收发通信verilog设计实验Quartus9.1工程源码+设计说明文件,可以做为你的学习设计实验参考。 module uartfifo( clk,rst_n, rs232_tx ); input clk; // 25MHz主时钟 input rst_n; //低电平复位信号 output rs232_tx; //RS232发送数据信号 wire[7:0] wrf_din; //数据写入缓存FIFO输入数据总线 wire wrf_wrreq; //数据写入缓存FIFO数据输入请求,高有效 wire[7:0] tx_data; //串口待发送数据 wire tx_start; //串口发送数据启动标志位,高有效 wire fifo232_rdreq; //FIFO读请求信号,高有效 wire fifo_empty; //FIFO空标志位,高有效 assign tx_start = ~fifo_empty; //fifo有数据即启动串口模块发送数据 //例化232发送数据产生模块 datagene uut_datagene( .clk(clk), .rst_n(rst_n), .wrf_din(wrf_din), .wrf_wrreq(wrf_wrreq) ); //例化FIFO fifo232 fifo232_inst ( .clock(clk), .data(wrf_din), .rdreq(fifo232_rdreq), .wrreq(wrf_wrreq), .empty(fifo_empty), .q(tx_data) ); //例化串口发送模块 uart_ctrl uut_uartfifo( .clk(clk), .rst_n(rst_n), .tx_data(tx_data), .tx_start(tx_start), .fifo232_rdreq(fifo232_rdreq), .rs232_tx(rs232_tx) ); endmodule
ucosii_uart 在STM8中向ucosii添加UART驱动(基于FIFO和interupt)。
2021-11-30 22:42:46 7KB C
1
《VisualC++开发基于SNMP的网络管理软件》配书源码 监视物理通信线路的通、断;   测量线路通信数据流量、线路带宽利用率;   监视网络设备(包括服务器、CPU、内存)使用情况;   自动绘制校园网拓扑图;   管理局域网。
2021-11-30 20:21:40 4.51MB SNMP VisualC++
1
通过编写和调试请求页式存储管理的模拟程序以加深对请求页式存储管理方案的理解。 为了简单起见。页面淘汰算法采用 FIFO页面淘汰算法,并且在淘汰一页时,判断它是否被改写过,如果被修改过,将它写回到辅存。 开始,创建页表,输入一条指令:是否修改以及逻辑地址,执行指令,取指令中的页号,查页表中相应的表项第lNumber行,判断是否缺页中断,重新输入指令。如果存在该表项,则输出物理地址。判断若页在主存。则从页表中取得块号,否则就采用FIFO淘汰页面算法,淘汰该页,将主存装入请求页。
2021-11-30 16:40:30 4KB 操作系统 页式存储管理 FIFO
1