FPGA实现智能家居控制,verilog代码
2021-07-06 12:01:31 16KB FPGA 智能家居
数字调制解调技术的MATLAB与FPGA实现——AlteraVerilog版
2021-07-01 18:00:32 190.07MB 杜勇 数字调制解调 PDF 文档
1
洛伦兹混沌系统的FPGA实现(改进的欧拉算法),有详细的verilog代码,行为级实现,三个输出。有不懂的可以联系。
2021-07-01 14:08:26 4KB 混沌系统,fpga
1
测试工程,实现了呼吸灯,并可通过sdk写入1-15的数值来控制呼吸灯的闪烁频率
2021-07-01 09:03:32 39KB FPGA 版本管理 IP封装
1
这个文件里面包含有vga640x480的驱动程序,以及RS232中Rx模块,实现将RS232传出的图像,在vga中显示出来。
2021-07-01 09:01:57 3.66MB verilog vhdl rs232 vga
1
基于Python定点平方根的FPGA实现.pdf
2021-06-29 15:03:47 758KB Python 程序 数据处理 专业指导
基于Python的sigmoid函数FPGA实现.pdf
2021-06-29 15:03:31 758KB Python 程序 数据处理 专业指导
北斗卫星导航监测接收机的FPGA实现,全部由Verilog编写,没有调用IP核
2021-06-28 17:03:27 58KB Verilog FPGA 北斗卫星
摘要:HDB3(三阶高密度双极性)码具有无直流分量、低频成分少、连零个数不超过3个、便于提取时钟信号等特点。通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码实现方法,给出Verilog HDL语言的实现方法和仿真波形,完成硬件电路的设计和测试,采用该方法设计的HDB3编解码器已应用于相关实验设备中。   1 引言   数字通信系统的某些应用可对基带信号不载波调制而直接传输,其中传输线路对码型的要求如下:信码中不宜有直流分量,低频分量应尽可能的少,码型要便于时钟信号提取。根据这些要求,ITU-T(国际电联)在G.703建议中规定,对于2 MHz、8 MHz、32
2021-06-28 16:27:58 580KB 利用FPGA实现HDB3编解码功能
1
TDD-LTE系统帧定时同步的FPGA实现,李世兴,程方,帧定时同步作为TDD-LTE系统同步的第一步,其性能将影响整个同步过程。本文通过对TDD-LTE系统帧结构和主同步信号及Schmidl算法的研究,提
2021-06-28 16:13:15 309KB TDD-LTE
1