用VHDL写的 FIFO 源程序 对与初学者来说 是不错的``````````
2019-12-21 20:18:53 109KB FPGA VHDL FIFO
1
存储管理详细实验报告和cpp文件,含FIFO和LRU的比较,实验报告都是我一个一个字敲进去的。
2019-12-21 20:16:47 64KB 实验报告 cpp文件
1
FIFO配合管道PIPE,实现FIFO传递数据,PIPE触发epoll,异步IO效果
2019-12-21 20:06:37 4KB FIFO 管道PIPE epoll
1
VHDL------FIFO例子对于初学者希望有帮助!!!
2019-12-21 20:05:23 4KB VHDL------FIFO例子
1
写了八个页面替换的算法,算是比较全了,包括MFC,clock,FIFO,LRU等算法,并且用模块化的思路,输出也用表格
2019-12-21 20:02:20 1.1MB LRU FIFO 最优页替换
1
始终保持FIFO片选和读(WEN)有效(这个和guanfu_wang的例程应该是 不一样),在进入循环前,首先FIFO_WRST_L();为FIFO第一次复位做准备,然后 等待帧中断(VSYNC),在中断中,首先判断前一帧是否写完,如果没写完, 就不要这一帧的数据,退出中断继续写上一帧,如果写完,就复位写FIFO, 开始写入数据,然后(其实和FIFO几乎同步,但是写TFT比写F IFO慢 得多,故不用担心数据出错,同时能保证高效和数据准确)复位读FIFO,开 始写TFT,如此循环。
2019-12-21 20:01:06 11KB OV7670 FIFO
1
此代码是同步FIFO的Verilog源代码,经上板测试是没有问题的,请大家放心使用
2019-12-21 20:00:09 1KB 同步FIFO
1
这是 我在今年的操作系统的课程设计的题目。代码的经过了老师的BT检测,绝对可用。编写简单,易懂。欢迎下载,交流!
2019-12-21 19:59:19 184KB FIFO 页面置换 操作系统课设 先进先出
1
利用键盘输入本模拟系统的物理块的大小,作业的页表中的块号;完成逻辑地址转换成相应的物理地址的过程。 1、建立一张位示图,用来模拟内存的分配情况,利用随机数产生一组0和1的数对应内存的使用情况。 2、输入块(页)的大小,通过模拟位示图为本作业分配内存空间建立相应的页表(长度不定); 3、录入逻辑地址转换成相应的物理地址 4、扩充页表,变成请求式的二维页表(增加存在位等)完成地址转换。 5、输入分配给本作业的块数,模拟作业执行的逻辑地址转换成页面调度次序; 6、分别采用OPT、FIFO、LRU置换算法,利用堆栈结构完成页面置换;记录被换出的页面和新换入的页面。
2019-12-21 19:53:27 6KB FIFO LRU
1
封装了大部分的页面置换算法FIFO,LRU,NRU,OPT 属于操作系统课程设计的一部分
2019-12-21 19:48:49 3.2MB FIFO,LRU,NRU,OPT
1