MIPS CPU
该项目包括使用VHDL的MIPS处理器的设计和开发。 处理器包含20条指令,分为三类:R(寄存器),I(立即)和J(跳转)指令。
指令格式
注册说明
立即指示
无条件跳转指令
标志扩展名格式
一些MIPS指令要求将I格式指令的16位立即数字段(存储在位0到15中)符号扩展为完整的32位宽度。 符号扩展的确切方式取决于要执行的指令类型,如下所示。
数据路径设计
组件说明
PC寄存器
程序计数器寄存器是具有异步复位的32位宽的寄存器。 PC寄存器的输入是下一个地址单元的输出。 PC寄存器的输出(低5位用于减小指令高速缓冲存储器的大小)用作输入到指令高速缓冲存储器的地址。 PC的(全32位)输出也是下一个地址单元的输入。
下一地址单元
负责生成下一个要馈送到程序计数器的地址。 下一个地址取决于指令(是否为+1的常规增量,还是分支/跳转)。
指令缓存(I缓存)
I高速缓存单元
2021-06-26 17:19:19
570KB
VHDL
1