小巧 300K左右 纯净
2022-11-09 17:00:39 72KB 取证 内存 镜像
1
MCP2517FD MCP2518FD 开发套件包 中文数据手册 SPI例程 RAM操作编程指南 MCP2517FD是一款高性价比、占用空间小的外部CAN FD控制器,可通过可用的SPI接口轻松添加到微控制器中。因此,可以很容易地将CAN FD通道添加到缺少CAN FD外设或没有足够的CAN FD通道的微控制器中。 MCP2517FD 支持 ISO11898-1:2015 中规定的经典格式 (CAN 2.0B) 和 CAN 灵活数据速率 (CAN FD) 格式的 CAN 帧。 符合 ISO11898-1:2015 标准 同时支持 CAN 2.0B 和 CAN 前端 高达 1 Mbps 的仲裁比特率 数据比特率高达 8 Mbps 高达 20MHz 的 SPI 时钟速度 灵活的先进先出设置 31 个 FIFO 可配置为发送或接收 32 个灵活的滤镜和蒙版对象 一个传输队列 杂项 32 位时间戳 总线运行状况诊断和错误计数器 封装: VDFN14 (可湿侧翼), SOIC14 温度范围:-40°C 至 +150°C 低耗电量 电压调节器:2.7V-5.5V 最大工作电流:12mA @
2022-11-07 22:13:12 3.54MB SPI CANFD MCP2517 MCP2518
1
绍了一种人体脉搏信号的采集系统,通过专用的脉搏传感器采集信号,将得到的信号经过预处理后送到FPGA,暂存到RAM中,同时用FPGA驱动VGA接口实时显示脉搏波形。利用FPGA的片内资源RAM实现了脉搏波形图像的动态显示,实时性好、画面清晰,为后续的生理病理信息提取提供了有效支持。
2022-11-04 19:54:35 252KB 脉搏信号 FPGA VGA RAM
1
在ISE中测试双端口RAM的源码,结合DDS可以通过Isim仿真直接测试RAM IP核的使用是否正常。
2022-10-31 22:15:13 2KB ram_in_vhdl ise_ram_code ram ram_ip
1
Vivado IP RAM 仿真
2022-10-31 22:11:05 31.62MB Vivado RAM
1
fpga RAM读写操作,16进,32出,深度为256,语言为verilog,平台vivado。
2022-10-31 21:55:56 53.35MB 16位进32位出 深度256 fpgaram verilog
1
我们有时候会批量处理同一个文件夹下的文件,并且希望读取到一个文件里面便于我们计算操作。比方我有下图一系列的txt文件,我该如何把它们写入一个txt文件中并且读取为DataFrame格式呢? 首先我们要用到glob模块,这个python内置的模块可以说是非常的好用。 glob.glob('*.txt') 得到如下结果: all.txt是我最后得到的结果文件。可以见返回的是一个包含txt文件名称的列表,当然如果你的文件夹下面只有txt文件,那么你用os.listdir()可以得到一个一样的列表 然后读取的时候只要注意txt文件的编码格式(可以用notepad++打开记事本查看)和间隔符的形
2022-10-08 14:58:45 150KB dataframe python ram
1
Verilog IIC程序,RAM接口,方便调试,一主多从
2022-09-23 22:00:41 1KB iic iic__ram iic_verilog verilog_iic
这是一个改进的简单卷积器。此采用3片A/D转换器同时工作,并将采样过程计算、写入RAM的控制改为并行工作。此卷积器的采样频率为2.22MHz。
内存(RAM或ROM)和FLASH存储的真正区别总结
1