使用keil和proteus软件分别进行编程(C语言)和硬件设计,实现基于STM32的数字频率计的仿真。数字频率计测量范围20Hz-20KHz,能够换挡,超量程报警等功能。资源包括报告书和仿真文件。
1
本设计使用VHDL语言写的,并在QuartusII 12.0上进行了仿真实验,并在A-C5FB开发板上进行验证。
2021-07-30 20:50:16 801KB VHDL FPGA 频率计
1
实验目的和要求 1.自主设计实现数字频率计的整体方案,完成功能分割,体会项目的子项目分割操作。 2.进行顶层实体设计与功能仿真,学习仿真操作。 3.学习 DE10-Lite 功能板,并用它实现频率计功能测试。 4.巩固模电、数电所学知识,加强综合能力,提高实验技术,启发创新思想的效果。
2021-07-16 10:55:51 645KB 浙大小学期 嵌入式设计 数字频率计
1
15年全国大学生电子设计竞赛简易频率计设计方案,改方案采用TI公司的TMS320F2812芯片
2021-07-14 09:25:06 3.33MB 电赛方案 简易频率计设计
1
基于FPGA的多功能全同步数字频率计设计.pdf
2021-07-13 18:08:11 227KB FPGA 硬件技术 硬件开发 参考文献
基于51单片机软核的数字频率计设计.pdf
2021-07-12 21:03:53 222KB 单片机 硬件开发 硬件程序 参考文献
这是一份基于FPGA的数字频率计的设计,用到了verilog 语言,通过检测波形的高低电平来计算出该波形的频率大小并显示在数码管上。
2021-07-10 00:43:07 1.61MB FPGA Verilog 频率计
1
整套的EDA课程设计数字频率计设计,物有所值
2021-07-08 18:05:35 254KB 数字频率计
1
数字频率计(EDA课程设计)简易数字频率计课程设计 数字频率计 EDA课程设计用的 和开发箱结合用的
2021-07-04 14:05:30 161KB 数字频率计设计
具体的实验指导书,原理讲解很详细 对应模型文件在我的上传里也有 设计一个数显频率计。要求如下: 1. 测量频率采用 4 位 LED 数字码管显示。 2. 频率测量范围 1Hz~1MHz。 3. 分辨率: 1Hz。 4. 输入信号波形:正弦波、方波、三角波。 5. 输入信号幅度: 0.5~5V。 6. 量程选择:× 1、× 10、× 100 三档。
2021-06-29 18:10:46 600KB 数字频率计 设计方案 mutlsim仿真
1