1.STC15F104E的外部中断不好用,STC15F104W的外部中断可以用,而且多一个掉电唤醒专用定时器。 2. STC15F104E的定时器有T0、T1,而STC15F104W的定时器是T0、T2。 3. 管脚不同。 STC15F104W重点介绍: (1)定时器模块:T0和T2,T0工作在方式0时是16位可自动重装初始值的定时计数器,方式2时是8位自动重装的计数器,方式3时是可分解的;T2的工作模式固定在16位自动重装初始值模式,故特别适应到LED行业,该芯片的定时器模块可产生更高精度的定时时间。 (2)内核:采用Y5超高速CPU内核,比普通1T还快20%,详情见指令集。共111条指令。 (3)管脚图: P3.3是RSTOUT_LOW,上电和复位后输出低电平,也可由软件设置低或高电平,该管脚可以作为16位或32位单片机的复位电路使用;P3.4可以输出系统时钟,故可以作为16位或32位单片机的的时钟电路;该芯片还有很强的加密功能,可取代加密芯片,单价只有一块多,故可以推荐给客户。 STC15F104W无串口,具有中继广播方式,可以软件模拟I2C、串口、SPI、利用IO口充放电测量外部电压实现AD功能。 可在下载软件中设置P3.1直通输出P3.0的输入电平,类似15系列串口1的中继广播方式。 STC15W104SW——DIP/SOP16,在性能和价格上都优于STC11F04E,故,可以替代STC11系列和89C4051等芯片,重点推荐给LED行业
2021-08-13 12:47:20 3.96MB STC15F10x 中文器件手册
1
BCM54616S 器件手册,包含了管脚定义,和个寄存器描述
2021-08-03 22:58:03 1.45MB BCM54616S
1
FPGA_Cyclone IV 器件手册[中文]_(Altera).pdf
2021-08-03 09:11:50 15.41MB FPGA
1
FPGA_Cyclone III 器件手册_(Altera).pdf
2021-08-03 09:11:49 7.07MB FPGA
1
此资源主要为Cyclone IV的pll_reconfig使用范例,利用pll_reconfig实现时钟的动态配置,其详细的配置步骤可参考我的这篇博客https://blog.csdn.net/qq_44810239/article/details/109522470,此外里面还包含有Cyclone IV的器件手册中文版以及官方的pll_reconfig使用指南
1
Cyclone IV器件手册,里面详细描述了FPGA的内部逻辑结构和电气特性。对FPGA内部的组成部件和工作原理有详细的介绍,包括FPGA的配置方式等等。
2021-07-23 15:06:36 13.82MB FPGA Altera Cyclone 器件手册
1
The DS90CR287 transmitter converts 28 bits of • 20 to 85 MHz Shift Clock Support LVCMOS/LVTTL data into four LVDS (Low Voltage • 50% Duty Cycle on Receiver Output Clock Differential Signaling) data streams. A phase-locked • 2.5 / 0 ns Set & Hold Times on TxINPUTs transmit clock is transmitted in parallel with the data streams over a fifth LVDS link. Every cycle of the • Low Power Consumption transmit clock 28 bits of input data are sampled and • ±1V Common-Mode Range (around +1.2V) transmitted. • Narrow Bus Reduces Cable Size and Cost The DS90CR288A receiver converts the four LVDS • Up to 2.38 Gbps Throughput data streams back into 28 bits of LVCMOS/LVTTL • Up to 297.5 Mbytes/sec Bandwidth data. At a transmit clock frequency of 85 MHz, 28 bits of TTL data are transmitted at a rate of 595 Mbps per • 345 mV (typ) Swing LVDS Devices for Low EMI LVDS data channel. Using a 85 MHz clock, the data • PLL Requires no External Components throughput is 2.38 Gbit/s (297.5 Mbytes/sec). • Rising Edge Data Strobe This chipset is an ideal means to solve EMI and • Compatible with TIA/EIA-644 LVDS Standard cable size problems associated with wide, high-speed • Low Profile 56-Lead TSSOP Package TTL interfaces.
2021-06-22 19:20:40 1.47MB cameralink
1
涵盖摩托罗拉所有通信器件,设计者可以参考啊!
2021-06-20 15:43:52 18.11MB 摩托罗拉通信器件手册
1
CdS 光敏电阻是一种半导体材料制成的电阻,其电导率随着光照度的变化而变化(光敏电阻的变化光敏电阻随光的变化而变化,光线增强阻值变弱,光线变弱阻值增强。)。利用这一特性制成不同形状和受光面积的光敏电阻。光敏电阻广泛应用于玩具、灯具、照相机等行业。
2021-05-31 18:01:11 572KB LXD5506 手册
1
ads1118的中文期间手册,需要的可以下载 ads1118的中文期间手册,需要的可以下载 ads1118的中文期间手册,需要的可以下载 ads1118的中文期间手册,需要的可以下载 ads1118的中文期间手册,需要的可以下载 ads1118的中文期间手册,需要的可以下载
2021-05-30 00:07:59 1.65MB ads1118 chinese
1