提出了一种采用现场可编码门阵列器件(FPGA)并利用窗函数法实现线性FIR数字滤波器的设计方案,并以一个十六阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司的Virtex-E系列芯片的设计过程。对于在FPGA中实现FIR滤波器的关键——乘加运算,给出了将乘加运算转化为查找表的分布式算法。设计的电路通过软件进行了验证并进行了硬件仿真,结果表明:电路工作正确可靠,能满足设计要求。
2021-08-21 21:57:14 346KB FIR滤波器 FPGA 窗函数 分布式算法
1
基于FPGA多级分布式算法的FIR数字滤波器的设计.pdf
2021-07-13 18:08:36 319KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA分布式算法的滤波器设计.pdf
2021-07-13 18:08:34 261KB FPGA 硬件技术 硬件开发 参考文献
基于分布式算法FIR滤波器的实现方法。通过改进型分布式算法结构减少硬件资源消耗,用流水线技术提高运算速度,采用分割查找表方法减小存储规模,并在Matlab和Modelsim仿真平台得到验证。 需要有一定的动手能力的同学的下载哦,有较大的参考价值。
2021-07-05 09:02:00 6KB DA分布式 FPGA FIR
1
一份基于simulink, system generator for DSP, Xilinx ISE 以及硬件协同仿真的分布式算法FIR滤波器实例. 所含文件包括m文件和vhdl文件和一份word讲解,需要的朋友可以看看。
2021-06-24 14:54:15 334KB xilinx 分布式算法 FIR 滤波器
1
算法设计与分析 黄刘生 中国科学技术大学计算机系 国家高性能计算中心(合肥) 2008.8.19 第一部分 概率算法 第二部分 分布式算法
2021-05-12 01:12:44 3.93MB 分布式算法、概率算法
1
针对多智能体系统中等式约束下的二次凸优化问题,给出一种事件驱动机制下的分布式优化算法.该算法可以降低每个智能体控制协议的更新频率以及智能体之间的通信负担.基于图论和李雅普诺夫函数方法给出两种不同的事件触发条件,其中第2种事件触发条件不需要拉普拉斯矩阵的最大特征根的信息,可实现算法全分布式实施.两种事件触发条件均可实现算法渐近收敛到优化值,避免智能体控制协议的连续更新以及智能体之间的连续通信,同时保证每个智能体相邻事件触发时刻的时间间隔大于0,避免持续事件触发.将所提出的算法应用于Matlab仿真环境中进行仿真验证,仿真结果验证了所提出算法的有效性.
1
分布式算法与优化.pdf
2021-04-19 11:04:53 1.26MB 分布式算法
1
基于拉格朗日分布式算法的电动汽车充电调度模型