基于FPGA的频率合成信号发生器设计 基于FPGA的频率合成信号发生器设计(VHDL)基于FPGA的频率合成信号发生器设计(VHDL)
2021-05-03 17:53:44 3.05MB 基于FPGA的DDS信号发生器设计
1
该信号发生器使用STM32F103C8T6作为主控芯片,结合ADI公司高集成度DDS频率合成器AD9851制作而成,其主要功能: 1 带宽: 1Hz ~25MHz的正炫波 2 将输出信号调整为两路,可输出此起彼伏的信号,通过两个电位器调节输出幅度。 3 将输出信号利用AD9851内置的比较器产生同频率的方波信号,然后作为stm32的IO中断,做频率反馈。 4 USB供电通信,使用上位机软件配置输出频率及输出幅度(输出幅度的设置通过使用数字电位器程控) 5 使用AD8065放大输出信号,1M带宽内信号峰峰值2.8V 10M带宽内信号峰峰值2V 25M时峰峰值540mv 附件包含:PDF版原理图和PCB、Keil源代码、上位机软件。 DDS信号发生器上位机截图: DDS信号发生器源码:
1
本设计是由FPGA扩展MCU开发的DDS。具有两个波形通道、一个TTL通道和频率计通道。波形通道能够产生10MHz以内的正弦波、三角波和方波;TTL产生1M以内的TTL信号;频率计可测5M以内的信号。资料内有单片机程序、FPGA程序、电路图、PCB.
2021-05-03 16:48:39 181.25MB FPGA STM32 DDS verilog
1
基于DAC0832的简单DDS信号发生器报告+原理图+PCB图+程序代码+proteus的isis的仿真等文件
2021-05-03 15:36:04 172KB 信号发生器 DAC0832 原理图 PCB图
1
本设计是信号发生器系统的设计和制作过程,介绍了一种基于直接频率合成(DDS)技术,利用FPGA+DAC的硬件平台,设计并实现了一种输出频率和幅度可调的信号发生器。该信号发生器通过单片机与FPGA进行通信,实现频率和幅度的控制。可生成正弦波,三角波,矩形波四种波形。设计结构简单,容易实现。波形的频率可以通过按键进行调节,并通过 LCD 显示当前波形种类和频率。并通过实际测试,验证了其性能特性符合设计需求。
2021-05-03 15:10:39 1.15MB DDS FPGA 数字信号发生器 D/A
1
此工程是基于正点原子的 STM32 开发板 mini 板开发的 AD9910 的驱动程序,如果是 mini 板的使用者或是使用的是 STM32F103RCT6 开发板的小伙伴们直接烧录就可以使用,单片机与 AD9910 的线路连接可以参考工程中 AD9910.h 这个头文件中的宏定义。代码关键部分有注释,且本工程只涉及到 AD9910 的驱动,没有添加其他任何外设,可移植性较好。
2021-05-03 13:46:44 6.09MB STM32 AD9910 DDS
1
AD9954的原理图,很好用的。绝对没问题
2021-05-01 11:30:52 26KB DDS
1
基于FPGA的函数发生器,采用VHDL语言编写,已硬件实现,能够产生正弦波、三角波、方波和锯齿波四种波形,并且能够调节频率,很强大哦。。。
2021-04-29 21:08:35 325KB DDS
1
改进版的DDS信号发生器,时钟频率可变,理论上误差恒定,可以输出四种常用波形,可以调频调相和调幅度。
2021-04-29 20:24:23 718KB DDS FPGA VHDL 优化设计
1
基于FPGA用VHDL语言可以实现方波锯齿波三角波正弦波
2021-04-29 19:32:39 2KB dds,vhdl
1