用labview 开发myRIO FPGA实现等精度频率计,基准时钟高到240M,频率可测试范围1Hz到40M(实验室没高频函数发生器可测,理论达240M,)误差小于万分之一,采用tlv3501高速比较器整形,最终结果可直接通过前面板显示,也可通过串口发送到STM32显示,内附完整程序,更多信息可看本人博客。 注意:myRIO程序打开后FPGA可能要重新编译,编译方法点运行,其为联网编译,要登陆自己NI账号,进行一些傻瓜式设置。其次,文件中STM32读串口,TFT LCD打印程序未附,被本人误删,很简单的程序,文件中以一个用STM32做主控的频率计程序替代。
2021-04-23 17:38:08 10.71MB myRIO FPGA 频率计 比较器电路
1
eda频率计 电路图 单个模块 代码生成模块
2021-04-22 21:33:10 8.42MB eda 频率计 1~9999
1
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,首先需要产生一个锁存信号LOAD,在该信号上升沿时,将计数器在前1秒钟的计数值锁存进各锁存器REG4B中,并由外部的7段译码器译出,显示计数值。设置锁存器的好处是,显示的数据稳定,不会由于周期性的清零信号而不断闪烁。锁存信号之后,必须有一清零信号RST_CNT对计数器进行清零,为下1秒钟的计数操作作准备。其工作时序波形如图7-2。
2021-04-22 19:32:33 67KB 4位十进制频率计原理与设计
1
原创文档,实现过程有本人呕心沥血话了数天完成,对于初学者学习有巨大的帮助。
2021-04-22 13:17:41 41KB FPGA
1
为了能够精确测量频率等参数,提出了一种基于单片机的数字频率计的设计方法,以AT89S51单片机作为系统的主控芯片,待测信号经过放大整形电路和分频后,输入到单片机中进行采样测量,最后通过显示和存储电路将结果显示并存储起来,可以测量待测信号的频率、周期、脉冲宽度和占空比等参数。并基于Multisim仿真软件设计了仿真电路,结合keil软件进行了软硬联调,结果表明该电路能精确的测量待测信号的各种参数,频率测量误差低于0.05%,测量范围为1 Hz~1 MHz,仿真效果良好。
2021-04-21 16:28:33 689KB 频率计; 单片机; Multisim; 仿真
1
可以实现基本的频率测量,很使用,而且很简单!
2021-04-21 13:45:03 12KB 频率计;单片机
1
用51单片机做频率发生器,串口助手可以发送数字给单片机来控制单片机产生一定频率信号,然后单片机给串口助手反馈。
2021-04-19 18:03:34 2.08MB 单片机 频率计
1
本文采用EDA设计方法,把数字频率计系统组建分解成若干个功能模块进行设计描述,选用Altera公司生产的FPGA产品FLEX10K系列的 EPF10K10LC84-4芯片,下载适配后,便可以在数码管上显示出待测频率的数值。实验证明,其软件设计思想清晰,硬件电路简单,具有一定的实用性。
2021-04-17 16:34:15 64KB EDA技术 数字频率计 课程设计 文章
1
采用看门狗定时器定时,定时器A计数方式来测信号频率,最后使用液晶显示,对于10hz~20khz范围内的信号可稳定显示,误差大约2hz
2021-04-17 15:03:00 35KB 定时器 液晶 看门狗 10Hz~20KHz准确
1
设计制作一个单片机数字频率计进行频率的自动测量并用数码管显示被测信号的频率,测频范围为1HZ~2MHZ。
2021-04-16 21:16:04 1.97MB AT89S52单片机 频率计
1