折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标,这一点在传统的两级运算放大器中是不可能的。特别是共源共栅技术对提高增益、增加PSRR值和在输出端允许自补偿是有很用的。这种灵活性允许在CMOS工艺中发展高性能无缓冲运算放大器。介绍了一种折叠共源共栅的运算放大器,采用TSMC 0.18混合信号双阱CMOS工艺库,用HSpice W 2005.03进行设计仿真,最后与设计指标进行比较。
2022-05-10 15:01:04 72KB 运算放大器 ADC DAC OTA
1
基于AHB总线协议的DMA控制器设计_卞学愚.caj
2022-05-10 12:00:36 3.5MB AHB DMA
1
本方案为基于DSP2407 开发板实现ADC转换的电路设计,内附有原理图,pcb以及源码文件,适合dsp刚入门的小伙伴学习使用。
2022-05-09 14:15:14 867KB dsp28335 adc转换电路 电路方案
1
stm32多通道采样数据,转换成电压值,根据传感器的灵敏特性转换成温度值,使用串口输出显示。
2022-05-08 19:32:03 1.65MB STM32 ADC采样
1
STM32F103_ADC软件-单次-触发工程,里面详细的注释和内容,方便用于初学者的理解,大家一起进步
2022-05-07 06:33:11 5.44MB STM32F103 ADC
1
基于AVR单片机的,多路ADC采样程序。
2022-05-06 18:29:15 54KB AVR ADC
1
基于keil mdk 编程环境,STM32的ADC 12bit使用DMA传输,CPU不用理会。
2022-05-06 10:34:30 490KB STM32 ADC DMA
1
摘 要:介绍一种用于流水线ADC的采样保持电路。该电路选取电容翻转式电路结构,不仅提高整体的转换速度,而且减少因电容匹配引起的失真误差;同时使用栅压自举采样开关,有效地减少了时钟馈通和电荷注入效应;采用全差分运算放大器能有效的抑制噪声并提高整体的线性度。该采样保持电路的设计是在0. 5μm CMOS工艺下实现,电源电压为5 V,采样频率为10MHz,输入信号频率为1MHz时,输出信号无杂散动态范围( SFDR)为73. 4 dB,功耗约为20 mW。   随着通信技术、图像处理技术和多媒体技术的迅猛发展,数字信号处理中的ADC被广泛应用于各个领域,整机系统对ADC的性能提出了越来越高的要求。
1
ADC和DAC转换器和单片机接口的详细资料介绍.zip
2022-05-06 09:35:12 915KB ADC DAC 转换器 单片机
1
ADS1118 是一款高精度的低功耗16 位模数转换器(ADC)。该器件采用超小型无引线X2QFN-10 封装或超薄小外形尺寸VSSOP-10 封装,具备测量最常见传感器信号所需的全部功能。ADS1118 集成了可编程增益放大器(PGA)、电压基准、振荡器和高精度温度传感器。凭借这些功能以及2V 至5.5V 的宽电源电压范围,ADS1118 非常适用于功率及空间受限型传感器测量应用。
2022-05-06 09:32:46 1KB SPI ADC
1